TimeQuest Timing Analyzer report for BM8L Wed Mar 29 20:23:27 2023 Quartus II 64-Bit Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition --------------------- ; Table of Contents ; --------------------- 1. Legal Notice 2. TimeQuest Timing Analyzer Summary 3. Parallel Compilation 4. Clocks 5. Fmax Summary 6. Setup Summary 7. Hold Summary 8. Recovery Summary 9. Removal Summary 10. Minimum Pulse Width Summary 11. Setup: 'key_clr_l' 12. Hold: 'key_clr_l' 13. Minimum Pulse Width: 'key_clr_l' 14. Setup Times 15. Hold Times 16. Clock to Output Times 17. Minimum Clock to Output Times 18. Propagation Delay 19. Minimum Propagation Delay 20. Setup Transfers 21. Hold Transfers 22. Report TCCS 23. Report RSKM 24. Unconstrained Paths 25. TimeQuest Timing Analyzer Messages ---------------- ; Legal Notice ; ---------------- Copyright (C) 1991-2013 Altera Corporation Your use of Altera Corporation's design tools, logic functions and other software and tools, and its AMPP partner logic functions, and any output files from any of the foregoing (including device programming or simulation files), and any associated documentation or information are expressly subject to the terms and conditions of the Altera Program License Subscription Agreement, Altera MegaCore Function License Agreement, or other applicable license agreement, including, without limitation, that your use is for the sole purpose of programming logic devices manufactured by Altera and sold by Altera or its authorized distributors. Please refer to the applicable agreement for further details. +----------------------------------------------------------------------------------------+ ; TimeQuest Timing Analyzer Summary ; +--------------------+-------------------------------------------------------------------+ ; Quartus II Version ; Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition ; ; Revision Name ; BM8L ; ; Device Family ; MAX7000S ; ; Device Name ; EPM7256SQC208-15 ; ; Timing Models ; Final ; ; Delay Model ; Slow Model ; ; Rise/Fall Delays ; Unavailable ; +--------------------+-------------------------------------------------------------------+ Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time. +-------------------------------------+ ; Parallel Compilation ; +----------------------------+--------+ ; Processors ; Number ; +----------------------------+--------+ ; Number detected on machine ; 8 ; ; Maximum allowed ; 1 ; +----------------------------+--------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Clocks ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+ ; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+ ; key_clr_l ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { key_clr_l } ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+ +-------------------------------------------------+ ; Fmax Summary ; +-----------+-----------------+------------+------+ ; Fmax ; Restricted Fmax ; Clock Name ; Note ; +-----------+-----------------+------------+------+ ; 15.63 MHz ; 15.63 MHz ; key_clr_l ; ; +-----------+-----------------+------------+------+ This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis. +-------------------------------------+ ; Setup Summary ; +-----------+---------+---------------+ ; Clock ; Slack ; End Point TNS ; +-----------+---------+---------------+ ; key_clr_l ; -57.000 ; -288.000 ; +-----------+---------+---------------+ +------------------------------------+ ; Hold Summary ; +-----------+--------+---------------+ ; Clock ; Slack ; End Point TNS ; +-----------+--------+---------------+ ; key_clr_l ; -3.000 ; -18.000 ; +-----------+--------+---------------+ -------------------- ; Recovery Summary ; -------------------- No paths to report. ------------------- ; Removal Summary ; ------------------- No paths to report. +------------------------------------+ ; Minimum Pulse Width Summary ; +-----------+--------+---------------+ ; Clock ; Slack ; End Point TNS ; +-----------+--------+---------------+ ; key_clr_l ; -5.500 ; -66.000 ; +-----------+--------+---------------+ +-----------------------------------------------------------------------------------------------------+ ; Setup: 'key_clr_l' ; +---------+-----------+---------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+-----------+---------+--------------+-------------+--------------+------------+------------+ ; -57.000 ; sf0 ; sf0 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 54.000 ; ; -57.000 ; sf2 ; sf2 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 54.000 ; ; -57.000 ; sf4 ; sf4 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 54.000 ; ; -39.000 ; sf1 ; sf1 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 36.000 ; ; -39.000 ; sf3 ; sf3 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 36.000 ; ; -39.000 ; sf5 ; sf5 ; key_clr_l ; key_clr_l ; 1.000 ; 0.000 ; 36.000 ; ; -31.500 ; key_clr_l ; sf0 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 46.000 ; ; -31.500 ; key_clr_l ; sf2 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 46.000 ; ; -31.500 ; key_clr_l ; sf4 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 46.000 ; ; -31.000 ; key_clr_l ; sf0 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 46.000 ; ; -31.000 ; key_clr_l ; sf2 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 46.000 ; ; -31.000 ; key_clr_l ; sf4 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 46.000 ; ; -13.500 ; key_clr_l ; sf1 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 28.000 ; ; -13.500 ; key_clr_l ; sf3 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 28.000 ; ; -13.500 ; key_clr_l ; sf5 ; key_clr_l ; key_clr_l ; 0.500 ; 18.000 ; 28.000 ; ; -13.000 ; key_clr_l ; sf1 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 28.000 ; ; -13.000 ; key_clr_l ; sf3 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 28.000 ; ; -13.000 ; key_clr_l ; sf5 ; key_clr_l ; key_clr_l ; 1.000 ; 18.000 ; 28.000 ; +---------+-----------+---------+--------------+-------------+--------------+------------+------------+ +----------------------------------------------------------------------------------------------------+ ; Hold: 'key_clr_l' ; +--------+-----------+---------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +--------+-----------+---------+--------------+-------------+--------------+------------+------------+ ; -3.000 ; key_clr_l ; sf0 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -3.000 ; key_clr_l ; sf1 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -3.000 ; key_clr_l ; sf2 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -3.000 ; key_clr_l ; sf3 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -3.000 ; key_clr_l ; sf4 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -3.000 ; key_clr_l ; sf5 ; key_clr_l ; key_clr_l ; 0.000 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf0 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf1 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf2 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf3 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf4 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; -2.500 ; key_clr_l ; sf5 ; key_clr_l ; key_clr_l ; -0.500 ; 18.000 ; 19.000 ; ; 32.000 ; sf1 ; sf1 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 36.000 ; ; 32.000 ; sf3 ; sf3 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 36.000 ; ; 32.000 ; sf5 ; sf5 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 36.000 ; ; 50.000 ; sf0 ; sf0 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 54.000 ; ; 50.000 ; sf2 ; sf2 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 54.000 ; ; 50.000 ; sf4 ; sf4 ; key_clr_l ; key_clr_l ; 0.000 ; 0.000 ; 54.000 ; +--------+-----------+---------+--------------+-------------+--------------+------------+------------+ +----------------------------------------------------------------------------------------------------------------+ ; Minimum Pulse Width: 'key_clr_l' ; +--------+--------------+----------------+------------------+-----------+------------+---------------------------+ ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ; +--------+--------------+----------------+------------------+-----------+------------+---------------------------+ ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf0 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf0 ; ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf1 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf1 ; ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf2 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf2 ; ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf3 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf3 ; ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf4 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf4 ; ; -5.500 ; 0.500 ; 6.000 ; High Pulse Width ; key_clr_l ; Fall ; sf5 ; ; -5.500 ; 0.500 ; 6.000 ; Low Pulse Width ; key_clr_l ; Fall ; sf5 ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~1sexp|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~1sexp|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~1sexp|dataout ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~1sexp|dataout ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~4|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~4|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~4|dataout ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~4|dataout ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~5|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~5|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~5|dataout ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~5|dataout ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~6|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~6|datain[0] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; b_load_sf~6|dataout ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; b_load_sf~6|dataout ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; key_clr_l|dataout ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; key_clr_l|dataout ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf0|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf0|[1] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf1|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf1|[1] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf2|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf2|[1] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf3|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf3|[1] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf4|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf4|[1] ; ; 0.500 ; 0.500 ; 0.000 ; High Pulse Width ; key_clr_l ; Rise ; sf5|[1] ; ; 0.500 ; 0.500 ; 0.000 ; Low Pulse Width ; key_clr_l ; Rise ; sf5|[1] ; +--------+--------------+----------------+------------------+-----------+------------+---------------------------+ +--------------------------------------------------------------------------+ ; Setup Times ; +------------+------------+--------+--------+------------+-----------------+ ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ; +------------+------------+--------+--------+------------+-----------------+ ; biop1 ; key_clr_l ; 22.000 ; 22.000 ; Fall ; key_clr_l ; ; biop2 ; key_clr_l ; 40.000 ; 40.000 ; Fall ; key_clr_l ; ; biop4 ; key_clr_l ; 40.000 ; 40.000 ; Fall ; key_clr_l ; ; bmb03 ; key_clr_l ; 40.000 ; 40.000 ; Fall ; key_clr_l ; ; bmb04 ; key_clr_l ; 40.000 ; 40.000 ; Fall ; key_clr_l ; ; bmb05 ; key_clr_l ; 40.000 ; 40.000 ; Fall ; key_clr_l ; ; bmb06 ; key_clr_l ; 41.000 ; 41.000 ; Fall ; key_clr_l ; ; bmb07 ; key_clr_l ; 41.000 ; 41.000 ; Fall ; key_clr_l ; ; bmb08 ; key_clr_l ; 41.000 ; 41.000 ; Fall ; key_clr_l ; ; bmb09 ; key_clr_l ; 41.000 ; 41.000 ; Fall ; key_clr_l ; ; btp3 ; key_clr_l ; 22.000 ; 22.000 ; Fall ; key_clr_l ; ; e_or_f_set ; key_clr_l ; 22.000 ; 22.000 ; Fall ; key_clr_l ; ; jmp_or_jms ; key_clr_l ; 22.000 ; 22.000 ; Fall ; key_clr_l ; ; key_clr_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; key_df0 ; key_clr_l ; 14.000 ; 14.000 ; Fall ; key_clr_l ; ; key_df1 ; key_clr_l ; 14.000 ; 14.000 ; Fall ; key_clr_l ; ; key_df2_l ; key_clr_l ; 14.000 ; 14.000 ; Fall ; key_clr_l ; ; key_if0 ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; key_if1 ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; key_if2_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; key_load_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; load_sf_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; +------------+------------+--------+--------+------------+-----------------+ +----------------------------------------------------------------------------+ ; Hold Times ; +------------+------------+---------+---------+------------+-----------------+ ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ; +------------+------------+---------+---------+------------+-----------------+ ; biop1 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; biop2 ; key_clr_l ; -15.000 ; -15.000 ; Fall ; key_clr_l ; ; biop4 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb03 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb04 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb05 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb06 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb07 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb08 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; bmb09 ; key_clr_l ; -15.000 ; -15.000 ; Fall ; key_clr_l ; ; btp3 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; e_or_f_set ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; jmp_or_jms ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_clr_l ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_df0 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_df1 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_df2_l ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_if0 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_if1 ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_if2_l ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; key_load_l ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; ; load_sf_l ; key_clr_l ; 3.000 ; 3.000 ; Fall ; key_clr_l ; +------------+------------+---------+---------+------------+-----------------+ +-------------------------------------------------------------------------------+ ; Clock to Output Times ; +---------------+------------+---------+---------+------------+-----------------+ ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ; +---------------+------------+---------+---------+------------+-----------------+ ; ac06_bus_l ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; ac07_bus_l ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; ac08_bus_l ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; ea0 ; key_clr_l ; 60.000 ; 60.000 ; Rise ; key_clr_l ; ; ea0_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; ea1 ; key_clr_l ; 60.000 ; 60.000 ; Rise ; key_clr_l ; ; ea1_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; ea2 ; key_clr_l ; 60.000 ; 60.000 ; Rise ; key_clr_l ; ; ea2_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; ea_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; ema00_l ; key_clr_l ; 78.000 ; 78.000 ; Rise ; key_clr_l ; ; ema01_l ; key_clr_l ; 78.000 ; 78.000 ; Rise ; key_clr_l ; ; ema02_l ; key_clr_l ; 78.000 ; 78.000 ; Rise ; key_clr_l ; ; ema_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; field1 ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; field1_l ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; int_inhibit_l ; key_clr_l ; 32.000 ; 32.000 ; Rise ; key_clr_l ; ; mem00 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem01 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem02 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem03 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem04 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem05 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem06 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem07 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem08 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem09 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem10 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem11 ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; mem_done_l ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; not_fld0 ; key_clr_l ; 69.000 ; 69.000 ; Rise ; key_clr_l ; ; strobe_l ; key_clr_l ; 96.000 ; 96.000 ; Rise ; key_clr_l ; ; ac06_bus_l ; key_clr_l ; 77.000 ; 77.000 ; Fall ; key_clr_l ; ; ac07_bus_l ; key_clr_l ; 77.000 ; 77.000 ; Fall ; key_clr_l ; ; ac08_bus_l ; key_clr_l ; 77.000 ; 77.000 ; Fall ; key_clr_l ; ; ac09_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ac10_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ac11_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ea0 ; key_clr_l ; 86.000 ; 86.000 ; Fall ; key_clr_l ; ; ea0_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; ea1 ; key_clr_l ; 86.000 ; 86.000 ; Fall ; key_clr_l ; ; ea1_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; ea2 ; key_clr_l ; 86.000 ; 86.000 ; Fall ; key_clr_l ; ; ea2_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; ea_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; ema00_l ; key_clr_l ; 104.000 ; 104.000 ; Fall ; key_clr_l ; ; ema01_l ; key_clr_l ; 104.000 ; 104.000 ; Fall ; key_clr_l ; ; ema02_l ; key_clr_l ; 104.000 ; 104.000 ; Fall ; key_clr_l ; ; ema_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; field1 ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; field1_l ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; int_inhibit_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; mem00 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem01 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem02 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem03 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem04 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem05 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem06 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem07 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem08 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem09 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem10 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem11 ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; mem_done_l ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; ; not_fld0 ; key_clr_l ; 95.000 ; 95.000 ; Fall ; key_clr_l ; ; strobe_l ; key_clr_l ; 122.000 ; 122.000 ; Fall ; key_clr_l ; +---------------+------------+---------+---------+------------+-----------------+ +-----------------------------------------------------------------------------+ ; Minimum Clock to Output Times ; +---------------+------------+--------+--------+------------+-----------------+ ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ; +---------------+------------+--------+--------+------------+-----------------+ ; ac06_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ac07_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ac08_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ea0 ; key_clr_l ; 15.000 ; 15.000 ; Rise ; key_clr_l ; ; ea0_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ea1 ; key_clr_l ; 15.000 ; 15.000 ; Rise ; key_clr_l ; ; ea1_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ea2 ; key_clr_l ; 15.000 ; 15.000 ; Rise ; key_clr_l ; ; ea2_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ea_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; ema00_l ; key_clr_l ; 33.000 ; 33.000 ; Rise ; key_clr_l ; ; ema01_l ; key_clr_l ; 33.000 ; 33.000 ; Rise ; key_clr_l ; ; ema02_l ; key_clr_l ; 33.000 ; 33.000 ; Rise ; key_clr_l ; ; ema_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; field1 ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; field1_l ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; int_inhibit_l ; key_clr_l ; 15.000 ; 15.000 ; Rise ; key_clr_l ; ; mem00 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem01 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem02 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem03 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem04 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem05 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem06 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem07 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem08 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem09 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem10 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem11 ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; mem_done_l ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; not_fld0 ; key_clr_l ; 24.000 ; 24.000 ; Rise ; key_clr_l ; ; strobe_l ; key_clr_l ; 51.000 ; 51.000 ; Rise ; key_clr_l ; ; ac06_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ac07_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ac08_bus_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ac09_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ac10_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ac11_bus_l ; key_clr_l ; 32.000 ; 32.000 ; Fall ; key_clr_l ; ; ea0 ; key_clr_l ; 15.000 ; 15.000 ; Fall ; key_clr_l ; ; ea0_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ea1 ; key_clr_l ; 15.000 ; 15.000 ; Fall ; key_clr_l ; ; ea1_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ea2 ; key_clr_l ; 15.000 ; 15.000 ; Fall ; key_clr_l ; ; ea2_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ea_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; ema00_l ; key_clr_l ; 33.000 ; 33.000 ; Fall ; key_clr_l ; ; ema01_l ; key_clr_l ; 33.000 ; 33.000 ; Fall ; key_clr_l ; ; ema02_l ; key_clr_l ; 33.000 ; 33.000 ; Fall ; key_clr_l ; ; ema_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; field1 ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; field1_l ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; int_inhibit_l ; key_clr_l ; 15.000 ; 15.000 ; Fall ; key_clr_l ; ; mem00 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem01 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem02 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem03 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem04 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem05 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem06 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem07 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem08 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem09 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem10 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem11 ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; mem_done_l ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; ; not_fld0 ; key_clr_l ; 24.000 ; 24.000 ; Fall ; key_clr_l ; ; strobe_l ; key_clr_l ; 51.000 ; 51.000 ; Fall ; key_clr_l ; +---------------+------------+--------+--------+------------+-----------------+ +-----------------------------------------------------------------------+ ; Propagation Delay ; +---------------+---------------+---------+---------+---------+---------+ ; Input Port ; Output Port ; RR ; RF ; FR ; FF ; +---------------+---------------+---------+---------+---------+---------+ ; b_init ; done ; 74.000 ; 82.000 ; 82.000 ; 74.000 ; ; b_init ; ea0 ; 50.000 ; 59.000 ; 59.000 ; 50.000 ; ; b_init ; ea0_l ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; ea1 ; 50.000 ; 59.000 ; 59.000 ; 50.000 ; ; b_init ; ea1_l ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; ea2 ; 50.000 ; 59.000 ; 59.000 ; 50.000 ; ; b_init ; ea2_l ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; ea_l ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; ema00_l ; 68.000 ; 77.000 ; 77.000 ; 68.000 ; ; b_init ; ema01_l ; 68.000 ; 77.000 ; 77.000 ; 68.000 ; ; b_init ; ema02_l ; 68.000 ; 77.000 ; 77.000 ; 68.000 ; ; b_init ; ema_l ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; field1 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; b_init ; field1_l ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; b_init ; inhibit ; 32.000 ; 58.000 ; 58.000 ; 32.000 ; ; b_init ; int_inhibit_l ; ; 40.000 ; 40.000 ; ; ; b_init ; mem00 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem01 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem02 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem03 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem04 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem05 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem06 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem07 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem08 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem09 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem10 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem11 ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; mem_done_l ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; not_fld0 ; 68.000 ; 59.000 ; 59.000 ; 68.000 ; ; b_init ; read_l ; ; 40.000 ; 40.000 ; ; ; b_init ; returnh ; 32.000 ; ; ; 32.000 ; ; b_init ; source ; 32.000 ; ; ; 32.000 ; ; b_init ; strobe ; 32.000 ; 66.000 ; 66.000 ; 32.000 ; ; b_init ; strobe_l ; 86.000 ; 95.000 ; 95.000 ; 86.000 ; ; b_init ; write ; 32.000 ; ; ; 32.000 ; ; bf_enable_l ; ea0 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; bf_enable_l ; ea0_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; ea1 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; bf_enable_l ; ea1_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; ea2 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; bf_enable_l ; ea2_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; ea_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; ema00_l ; 52.000 ; 52.000 ; 52.000 ; 52.000 ; ; bf_enable_l ; ema01_l ; 52.000 ; 52.000 ; 52.000 ; 52.000 ; ; bf_enable_l ; ema02_l ; 52.000 ; 52.000 ; 52.000 ; 52.000 ; ; bf_enable_l ; ema_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; field1 ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; field1_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; mem00 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem01 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem02 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem03 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem04 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem05 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem06 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem07 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem08 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem09 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem10 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem11 ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; mem_done_l ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bf_enable_l ; not_fld0 ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; bf_enable_l ; strobe_l ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; biop1 ; ac06_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; biop1 ; ac07_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; biop1 ; ac08_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; biop1 ; ea0 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop1 ; ea0_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; ea1 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop1 ; ea1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; ea2 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop1 ; ea2_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; ea_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; ema00_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop1 ; ema01_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop1 ; ema02_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop1 ; ema_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; field1 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop1 ; field1_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop1 ; mem00 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem01 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem02 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem03 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem04 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem05 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem06 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem07 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem08 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem09 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem10 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem11 ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; mem_done_l ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop1 ; not_fld0 ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop1 ; strobe_l ; 96.000 ; 104.000 ; 104.000 ; 96.000 ; ; biop2 ; ac06_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop2 ; ac07_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop2 ; ac08_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop2 ; ea0 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop2 ; ea0_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop2 ; ea1 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop2 ; ea1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop2 ; ea2 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; biop2 ; ea2_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; biop2 ; ea_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop2 ; ema00_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop2 ; ema01_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop2 ; ema02_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; biop2 ; ema_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; biop2 ; field1 ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop2 ; field1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop2 ; int_inhibit_l ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; biop2 ; mem00 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem01 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem02 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem03 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem04 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem05 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem06 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem07 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem08 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem09 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem10 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem11 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; mem_done_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop2 ; not_fld0 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop2 ; strobe_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; ac06_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop4 ; ac07_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop4 ; ac08_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; biop4 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ea0 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop4 ; ea0_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop4 ; ea1 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; biop4 ; ea1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; biop4 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; biop4 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; ea_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; ema00_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop4 ; ema01_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; biop4 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; biop4 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; field1 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; field1_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; int_inhibit_l ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; biop4 ; mem00 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem01 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem02 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem03 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem04 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem05 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem06 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem07 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem08 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem09 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem10 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem11 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; mem_done_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; biop4 ; not_fld0 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; biop4 ; strobe_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bma00 ; ma00_l ; ; 15.000 ; 15.000 ; ; ; bma01 ; ma01_l ; ; 15.000 ; 15.000 ; ; ; bma02 ; ma02_l ; ; 15.000 ; 15.000 ; ; ; bma03 ; ma03_l ; ; 15.000 ; 15.000 ; ; ; bma04 ; ma04_l ; ; 15.000 ; 15.000 ; ; ; bma05 ; ma05_l ; ; 15.000 ; 15.000 ; ; ; bma06 ; ma06_l ; ; 15.000 ; 15.000 ; ; ; bma07 ; ma07_l ; ; 15.000 ; 15.000 ; ; ; bma08 ; ma08_l ; ; 15.000 ; 15.000 ; ; ; bma09 ; ma09_l ; ; 15.000 ; 15.000 ; ; ; bma10 ; ma10_l ; ; 15.000 ; 15.000 ; ; ; bma11 ; ma11_l ; ; 15.000 ; 15.000 ; ; ; bmb00 ; mem00 ; ; 33.000 ; 33.000 ; ; ; bmb01 ; mem01 ; ; 33.000 ; 33.000 ; ; ; bmb02 ; mem02 ; ; 33.000 ; 33.000 ; ; ; bmb03 ; ac06_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb03 ; ac07_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb03 ; ac08_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb03 ; ac09_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ac10_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ac11_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; bmb03_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ea0 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb03 ; ea0_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb03 ; ea1 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb03 ; ea1_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb03 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb03 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; ea_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; ema00_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb03 ; ema01_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb03 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; bmb03 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; field1 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; field1_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; int_inhibit_l ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; bmb03 ; mem00 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem01 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem02 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem03 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem04 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem05 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem06 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem07 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem08 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem09 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem10 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem11 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; mem_done_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb03 ; not_fld0 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb03 ; strobe_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; ac06_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; bmb04 ; ac07_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; bmb04 ; ac08_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; bmb04 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; bmb04_l ; ; 15.000 ; 15.000 ; ; ; bmb04 ; ea0 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; bmb04 ; ea0_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; bmb04 ; ea1 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; bmb04 ; ea1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; bmb04 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb04 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; ea_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; ema00_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; bmb04 ; ema01_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; bmb04 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; bmb04 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; field1 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; field1_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; int_inhibit_l ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; bmb04 ; mem00 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem01 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem02 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem03 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem04 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem05 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem06 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem07 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem08 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem09 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem10 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem11 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; mem_done_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb04 ; not_fld0 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb04 ; strobe_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; ac06_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb05 ; ac07_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb05 ; ac08_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb05 ; bmb05_l ; ; 15.000 ; 15.000 ; ; ; bmb05 ; ea0 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb05 ; ea0_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb05 ; ea1 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb05 ; ea1_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb05 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb05 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; ea_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; ema00_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb05 ; ema01_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb05 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; bmb05 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; field1 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; field1_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; int_inhibit_l ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; bmb05 ; mem00 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem01 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem02 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem03 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem04 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem05 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem06 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem07 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem08 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem09 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem10 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem11 ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; mem_done_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb05 ; not_fld0 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb05 ; strobe_l ; 104.000 ; 104.000 ; 104.000 ; 104.000 ; ; bmb06 ; ac06_bus_l ; 60.000 ; 59.000 ; 59.000 ; 60.000 ; ; bmb06 ; ac07_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; bmb06 ; ac08_bus_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; bmb06 ; bmb06_l ; ; 15.000 ; 15.000 ; ; ; bmb06 ; ea0 ; 69.000 ; 68.000 ; 68.000 ; 69.000 ; ; bmb06 ; ea0_l ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb06 ; ea1 ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; bmb06 ; ea1_l ; 77.000 ; 69.000 ; 69.000 ; 77.000 ; ; bmb06 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb06 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb06 ; ea_l ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb06 ; ema00_l ; 87.000 ; 86.000 ; 86.000 ; 87.000 ; ; bmb06 ; ema01_l ; 78.000 ; 86.000 ; 86.000 ; 78.000 ; ; bmb06 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; bmb06 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb06 ; field1 ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb06 ; field1_l ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb06 ; int_inhibit_l ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; bmb06 ; mem00 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem01 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem02 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem03 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem04 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem05 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem06 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem07 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem08 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem09 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem10 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem11 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; mem_done_l ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb06 ; not_fld0 ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb06 ; strobe_l ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; ac06_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb07 ; ac07_bus_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; bmb07 ; ac08_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb07 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; bmb07_l ; ; 15.000 ; 15.000 ; ; ; bmb07 ; ea0 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb07 ; ea0_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb07 ; ea1 ; 69.000 ; 60.000 ; 60.000 ; 69.000 ; ; bmb07 ; ea1_l ; 69.000 ; 78.000 ; 78.000 ; 69.000 ; ; bmb07 ; ea2 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb07 ; ea2_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb07 ; ea_l ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb07 ; ema00_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb07 ; ema01_l ; 87.000 ; 78.000 ; 78.000 ; 87.000 ; ; bmb07 ; ema02_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; bmb07 ; ema_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb07 ; field1 ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb07 ; field1_l ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb07 ; int_inhibit_l ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; bmb07 ; mem00 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem01 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem02 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem03 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem04 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem05 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem06 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem07 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem08 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem09 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem10 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem11 ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; mem_done_l ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb07 ; not_fld0 ; 77.000 ; 78.000 ; 78.000 ; 77.000 ; ; bmb07 ; strobe_l ; 105.000 ; 104.000 ; 104.000 ; 105.000 ; ; bmb08 ; ac06_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb08 ; ac07_bus_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; bmb08 ; ac08_bus_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; bmb08 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; bmb08_l ; ; 15.000 ; 15.000 ; ; ; bmb08 ; ea0 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb08 ; ea0_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb08 ; ea1 ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; bmb08 ; ea1_l ; 69.000 ; 77.000 ; 77.000 ; 69.000 ; ; bmb08 ; ea2 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; bmb08 ; ea2_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; ea_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; ema00_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb08 ; ema01_l ; 86.000 ; 78.000 ; 78.000 ; 86.000 ; ; bmb08 ; ema02_l ; 87.000 ; 87.000 ; 87.000 ; 87.000 ; ; bmb08 ; ema_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; field1 ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; field1_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; int_inhibit_l ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; bmb08 ; mem00 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem01 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem02 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem03 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem04 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem05 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem06 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem07 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem08 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem09 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem10 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem11 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; mem_done_l ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb08 ; not_fld0 ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb08 ; strobe_l ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; ac06_bus_l ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; bmb09 ; ac07_bus_l ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; bmb09 ; ac08_bus_l ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; bmb09 ; ea0 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; bmb09 ; ea0_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; ea1 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; bmb09 ; ea1_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; ea2 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; bmb09 ; ea2_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; ea_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; ema00_l ; 87.000 ; 87.000 ; 87.000 ; 87.000 ; ; bmb09 ; ema01_l ; 87.000 ; 87.000 ; 87.000 ; 87.000 ; ; bmb09 ; ema02_l ; 87.000 ; 87.000 ; 87.000 ; 87.000 ; ; bmb09 ; ema_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; field1 ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; field1_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; mem00 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem01 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem02 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem03 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem04 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem05 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem06 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem07 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem08 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem09 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem10 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem11 ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; mem_done_l ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb09 ; not_fld0 ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; bmb09 ; strobe_l ; 105.000 ; 105.000 ; 105.000 ; 105.000 ; ; bmb10 ; mem10 ; ; 33.000 ; 33.000 ; ; ; bmb11 ; mem11 ; ; 33.000 ; 33.000 ; ; ; btp2 ; done ; 82.000 ; 74.000 ; 74.000 ; 82.000 ; ; btp2 ; ea0 ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; btp2 ; ea0_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; ea1 ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; btp2 ; ea1_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; ea2 ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; btp2 ; ea2_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; ea_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; ema00_l ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; btp2 ; ema01_l ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; btp2 ; ema02_l ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; btp2 ; ema_l ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; field1 ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; btp2 ; field1_l ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; btp2 ; inhibit ; ; 50.000 ; 50.000 ; ; ; btp2 ; mem00 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem01 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem02 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem03 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem04 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem05 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem06 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem07 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem08 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem09 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem10 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem11 ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; mem_done_l ; 91.000 ; 87.000 ; 87.000 ; 91.000 ; ; btp2 ; n_t_6x ; ; 15.000 ; 15.000 ; ; ; btp2 ; not_fld0 ; 60.000 ; 51.000 ; 51.000 ; 60.000 ; ; btp2 ; read_l ; 40.000 ; 15.000 ; 15.000 ; 40.000 ; ; btp2 ; strobe ; 66.000 ; 41.000 ; 41.000 ; 66.000 ; ; btp2 ; strobe_l ; 78.000 ; 87.000 ; 87.000 ; 78.000 ; ; btp2 ; write ; 24.000 ; ; ; 24.000 ; ; btp3 ; ac06_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; btp3 ; ac07_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; btp3 ; ac08_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; btp3 ; ea0 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp3 ; ea0_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; btp3 ; ea1 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp3 ; ea1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; btp3 ; ea2 ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; btp3 ; ea2_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; btp3 ; ea_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; btp3 ; ema00_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; btp3 ; ema01_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; btp3 ; ema02_l ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; btp3 ; ema_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; btp3 ; field1 ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; btp3 ; field1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; btp3 ; int_inhibit_l ; 40.000 ; 23.000 ; 23.000 ; 40.000 ; ; btp3 ; mem00 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem01 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem02 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem03 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem04 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem05 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem06 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem07 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem08 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem09 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem10 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem11 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; mem_done_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; btp3 ; not_fld0 ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; btp3 ; strobe_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; del1 ; inhibit ; ; 32.000 ; 32.000 ; ; ; del1 ; returnh ; ; 24.000 ; 24.000 ; ; ; del1 ; source ; ; 24.000 ; 24.000 ; ; ; del2 ; ea0 ; 43.000 ; 60.000 ; 60.000 ; 43.000 ; ; del2 ; ea0_l ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; ea1 ; 43.000 ; 60.000 ; 60.000 ; 43.000 ; ; del2 ; ea1_l ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; ea2 ; 43.000 ; 60.000 ; 60.000 ; 43.000 ; ; del2 ; ea2_l ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; ea_l ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; ema00_l ; 61.000 ; 78.000 ; 78.000 ; 61.000 ; ; del2 ; ema01_l ; 61.000 ; 78.000 ; 78.000 ; 61.000 ; ; del2 ; ema02_l ; 61.000 ; 78.000 ; 78.000 ; 61.000 ; ; del2 ; ema_l ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; field1 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; del2 ; field1_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; del2 ; mem00 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem01 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem02 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem03 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem04 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem05 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem06 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem07 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem08 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem09 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem10 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem11 ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; mem_done_l ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del2 ; not_fld0 ; 69.000 ; 52.000 ; 52.000 ; 69.000 ; ; del2 ; strobe ; ; 32.000 ; 32.000 ; ; ; del2 ; strobe_l ; 79.000 ; 96.000 ; 96.000 ; 79.000 ; ; del3 ; ea0 ; 24.000 ; 33.000 ; 33.000 ; 24.000 ; ; del3 ; ea0_l ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; ea1 ; 24.000 ; 33.000 ; 33.000 ; 24.000 ; ; del3 ; ea1_l ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; ea2 ; 24.000 ; 33.000 ; 33.000 ; 24.000 ; ; del3 ; ea2_l ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; ea_l ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; ema00_l ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; del3 ; ema01_l ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; del3 ; ema02_l ; 42.000 ; 51.000 ; 51.000 ; 42.000 ; ; del3 ; ema_l ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; field1 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del3 ; field1_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del3 ; mem00 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem01 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem02 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem03 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem04 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem05 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem06 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem07 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem08 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem09 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem10 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem11 ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; mem_done_l ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del3 ; not_fld0 ; 42.000 ; 33.000 ; 33.000 ; 42.000 ; ; del3 ; source ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; del3 ; strobe ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; del3 ; strobe_l ; 60.000 ; 69.000 ; 69.000 ; 60.000 ; ; del4 ; inhibit ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; del4 ; mem00 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem01 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem02 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem03 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem04 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem05 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem06 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem07 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem08 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem09 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem10 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; mem11 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; del4 ; returnh ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; del4 ; strobe_l ; 15.000 ; ; ; 15.000 ; ; del5 ; done ; 40.000 ; 48.000 ; 48.000 ; 40.000 ; ; del5 ; ea0 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; del5 ; ea0_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; ea1 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; del5 ; ea1_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; ea2 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; del5 ; ea2_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; ea_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; ema00_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; del5 ; ema01_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; del5 ; ema02_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; del5 ; ema_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; field1 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; del5 ; field1_l ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; del5 ; inhibit ; 58.000 ; 41.000 ; 41.000 ; 58.000 ; ; del5 ; mem00 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem01 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem02 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem03 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem04 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem05 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem06 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem07 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem08 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem09 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem10 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem11 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; mem_done_l ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; not_fld0 ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; del5 ; strobe_l ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; del5 ; write ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; del6 ; done ; 40.000 ; 15.000 ; 15.000 ; 40.000 ; ; del6 ; mem_done_l ; 49.000 ; 24.000 ; 24.000 ; 49.000 ; ; df_enable_l ; ea0 ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ea0_l ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; ea1 ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ea1_l ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; ea2 ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ea2_l ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; ea_l ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; ema00_l ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; ema01_l ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; ema02_l ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; ema_l ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; field1 ; 51.000 ; 51.000 ; 51.000 ; 51.000 ; ; df_enable_l ; field1_l ; 51.000 ; 51.000 ; 51.000 ; 51.000 ; ; df_enable_l ; mem00 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem01 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem02 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem03 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem04 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem05 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem06 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem07 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem08 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem09 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem10 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem11 ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; mem_done_l ; ; 78.000 ; 78.000 ; ; ; df_enable_l ; not_fld0 ; 51.000 ; ; ; 51.000 ; ; df_enable_l ; strobe_l ; ; 78.000 ; 78.000 ; ; ; e_or_f_set ; ac06_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; e_or_f_set ; ac07_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; e_or_f_set ; ac08_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; e_or_f_set ; ea0 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; e_or_f_set ; ea0_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; e_or_f_set ; ea1 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; e_or_f_set ; ea1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; e_or_f_set ; ea2 ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; e_or_f_set ; ea2_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; e_or_f_set ; ea_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; e_or_f_set ; ema00_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; e_or_f_set ; ema01_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; e_or_f_set ; ema02_l ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; e_or_f_set ; ema_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; e_or_f_set ; field1 ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; e_or_f_set ; field1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; e_or_f_set ; int_inhibit_l ; 40.000 ; 23.000 ; 23.000 ; 40.000 ; ; e_or_f_set ; mem00 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem01 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem02 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem03 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem04 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem05 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem06 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem07 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem08 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem09 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem10 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem11 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; mem_done_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; e_or_f_set ; not_fld0 ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; e_or_f_set ; strobe_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; ex_da0_l ; ea0 ; 60.000 ; ; ; 60.000 ; ; ex_da0_l ; ea0_l ; ; 69.000 ; 69.000 ; ; ; ex_da0_l ; ea_l ; ; 69.000 ; 69.000 ; ; ; ex_da0_l ; ema00_l ; 78.000 ; ; ; 78.000 ; ; ex_da0_l ; field1 ; ; 69.000 ; 69.000 ; ; ; ex_da0_l ; field1_l ; ; 69.000 ; 69.000 ; ; ; ex_da0_l ; mem00 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem01 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem02 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem03 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem04 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem05 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem06 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem07 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem08 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem09 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem10 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem11 ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; ex_da0_l ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; ex_da0_l ; strobe_l ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; ea1 ; 60.000 ; ; ; 60.000 ; ; ex_da1_l ; ea1_l ; ; 69.000 ; 69.000 ; ; ; ex_da1_l ; ea_l ; ; 69.000 ; 69.000 ; ; ; ex_da1_l ; ema01_l ; 78.000 ; ; ; 78.000 ; ; ex_da1_l ; field1 ; ; 69.000 ; 69.000 ; ; ; ex_da1_l ; field1_l ; ; 69.000 ; 69.000 ; ; ; ex_da1_l ; mem00 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem01 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem02 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem03 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem04 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem05 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem06 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem07 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem08 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem09 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem10 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem11 ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; ex_da1_l ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; ex_da1_l ; strobe_l ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; ea2 ; 60.000 ; ; ; 60.000 ; ; ex_da2_l ; ea2_l ; ; 69.000 ; 69.000 ; ; ; ex_da2_l ; ea_l ; ; 69.000 ; 69.000 ; ; ; ex_da2_l ; ema02_l ; 78.000 ; ; ; 78.000 ; ; ex_da2_l ; ema_l ; ; 69.000 ; 69.000 ; ; ; ex_da2_l ; field1 ; 69.000 ; ; ; 69.000 ; ; ex_da2_l ; field1_l ; 69.000 ; ; ; 69.000 ; ; ex_da2_l ; mem00 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem01 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem02 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem03 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem04 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem05 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem06 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem07 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem08 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem09 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem10 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem11 ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; ex_da2_l ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; ex_da2_l ; strobe_l ; 96.000 ; ; ; 96.000 ; ; jmp_or_jms ; ac06_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; jmp_or_jms ; ac07_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; jmp_or_jms ; ac08_bus_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; jmp_or_jms ; ea0 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; jmp_or_jms ; ea0_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; jmp_or_jms ; ea1 ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; jmp_or_jms ; ea1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; jmp_or_jms ; ea2 ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; jmp_or_jms ; ea2_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; jmp_or_jms ; ea_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; jmp_or_jms ; ema00_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; jmp_or_jms ; ema01_l ; 60.000 ; 68.000 ; 68.000 ; 60.000 ; ; jmp_or_jms ; ema02_l ; 68.000 ; 60.000 ; 60.000 ; 68.000 ; ; jmp_or_jms ; ema_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; jmp_or_jms ; field1 ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; jmp_or_jms ; field1_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; jmp_or_jms ; int_inhibit_l ; 40.000 ; 23.000 ; 23.000 ; 40.000 ; ; jmp_or_jms ; mem00 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem01 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem02 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem03 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem04 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem05 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem06 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem07 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem08 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem09 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem10 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem11 ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; mem_done_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; jmp_or_jms ; not_fld0 ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; jmp_or_jms ; strobe_l ; 86.000 ; 86.000 ; 86.000 ; 86.000 ; ; key_df0 ; ac06_bus_l ; 33.000 ; ; ; 33.000 ; ; key_df0 ; ea0 ; 60.000 ; ; ; 60.000 ; ; key_df0 ; ea0_l ; ; 69.000 ; 69.000 ; ; ; key_df0 ; ea_l ; ; 69.000 ; 69.000 ; ; ; key_df0 ; ema00_l ; 78.000 ; ; ; 78.000 ; ; key_df0 ; field1 ; ; 69.000 ; 69.000 ; ; ; key_df0 ; field1_l ; ; 69.000 ; 69.000 ; ; ; key_df0 ; mem00 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem01 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem02 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem03 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem04 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem05 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem06 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem07 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem08 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem09 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem10 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem11 ; 96.000 ; ; ; 96.000 ; ; key_df0 ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; key_df0 ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; key_df0 ; strobe_l ; 96.000 ; ; ; 96.000 ; ; key_df1 ; ac07_bus_l ; 33.000 ; ; ; 33.000 ; ; key_df1 ; ea1 ; 60.000 ; ; ; 60.000 ; ; key_df1 ; ea1_l ; ; 69.000 ; 69.000 ; ; ; key_df1 ; ea_l ; ; 69.000 ; 69.000 ; ; ; key_df1 ; ema01_l ; 78.000 ; ; ; 78.000 ; ; key_df1 ; field1 ; ; 69.000 ; 69.000 ; ; ; key_df1 ; field1_l ; ; 69.000 ; 69.000 ; ; ; key_df1 ; mem00 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem01 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem02 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem03 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem04 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem05 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem06 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem07 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem08 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem09 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem10 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem11 ; 96.000 ; ; ; 96.000 ; ; key_df1 ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; key_df1 ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; key_df1 ; strobe_l ; 96.000 ; ; ; 96.000 ; ; key_df2_l ; ac08_bus_l ; ; 33.000 ; 33.000 ; ; ; key_df2_l ; ea2 ; ; 60.000 ; 60.000 ; ; ; key_df2_l ; ea2_l ; 69.000 ; ; ; 69.000 ; ; key_df2_l ; ea_l ; 69.000 ; ; ; 69.000 ; ; key_df2_l ; ema02_l ; ; 78.000 ; 78.000 ; ; ; key_df2_l ; ema_l ; 69.000 ; ; ; 69.000 ; ; key_df2_l ; field1 ; ; 69.000 ; 69.000 ; ; ; key_df2_l ; field1_l ; ; 69.000 ; 69.000 ; ; ; key_df2_l ; mem00 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem01 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem02 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem03 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem04 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem05 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem06 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem07 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem08 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem09 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem10 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem11 ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; mem_done_l ; ; 96.000 ; 96.000 ; ; ; key_df2_l ; not_fld0 ; 69.000 ; ; ; 69.000 ; ; key_df2_l ; strobe_l ; ; 96.000 ; 96.000 ; ; ; key_if0 ; ac06_bus_l ; 51.000 ; ; ; 51.000 ; ; key_if0 ; ea0 ; 60.000 ; ; ; 60.000 ; ; key_if0 ; ea0_l ; ; 69.000 ; 69.000 ; ; ; key_if0 ; ea_l ; ; 69.000 ; 69.000 ; ; ; key_if0 ; ema00_l ; 78.000 ; ; ; 78.000 ; ; key_if0 ; field1 ; ; 69.000 ; 69.000 ; ; ; key_if0 ; field1_l ; ; 69.000 ; 69.000 ; ; ; key_if0 ; mem00 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem01 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem02 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem03 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem04 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem05 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem06 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem07 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem08 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem09 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem10 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem11 ; 96.000 ; ; ; 96.000 ; ; key_if0 ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; key_if0 ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; key_if0 ; strobe_l ; 96.000 ; ; ; 96.000 ; ; key_if1 ; ac07_bus_l ; 51.000 ; ; ; 51.000 ; ; key_if1 ; ea1 ; 60.000 ; ; ; 60.000 ; ; key_if1 ; ea1_l ; ; 69.000 ; 69.000 ; ; ; key_if1 ; ea_l ; ; 69.000 ; 69.000 ; ; ; key_if1 ; ema01_l ; 78.000 ; ; ; 78.000 ; ; key_if1 ; field1 ; ; 69.000 ; 69.000 ; ; ; key_if1 ; field1_l ; ; 69.000 ; 69.000 ; ; ; key_if1 ; mem00 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem01 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem02 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem03 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem04 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem05 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem06 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem07 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem08 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem09 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem10 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem11 ; 96.000 ; ; ; 96.000 ; ; key_if1 ; mem_done_l ; 96.000 ; ; ; 96.000 ; ; key_if1 ; not_fld0 ; ; 69.000 ; 69.000 ; ; ; key_if1 ; strobe_l ; 96.000 ; ; ; 96.000 ; ; key_if2_l ; ac08_bus_l ; ; 51.000 ; 51.000 ; ; ; key_if2_l ; ea2 ; 60.000 ; 24.000 ; 24.000 ; 60.000 ; ; key_if2_l ; ea2_l ; 33.000 ; 69.000 ; 69.000 ; 33.000 ; ; key_if2_l ; ea_l ; 33.000 ; 69.000 ; 69.000 ; 33.000 ; ; key_if2_l ; ema02_l ; 78.000 ; 42.000 ; 42.000 ; 78.000 ; ; key_if2_l ; ema_l ; 33.000 ; 69.000 ; 69.000 ; 33.000 ; ; key_if2_l ; field1 ; 69.000 ; 33.000 ; 33.000 ; 69.000 ; ; key_if2_l ; field1_l ; 69.000 ; 33.000 ; 33.000 ; 69.000 ; ; key_if2_l ; mem00 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem01 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem02 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem03 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem04 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem05 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem06 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem07 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem08 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem09 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem10 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem11 ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; mem_done_l ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_if2_l ; not_fld0 ; 33.000 ; 69.000 ; 69.000 ; 33.000 ; ; key_if2_l ; strobe_l ; 96.000 ; 60.000 ; 60.000 ; 96.000 ; ; key_load_l ; ac06_bus_l ; ; 51.000 ; 51.000 ; ; ; key_load_l ; ac07_bus_l ; ; 51.000 ; 51.000 ; ; ; key_load_l ; ac08_bus_l ; ; 51.000 ; 51.000 ; ; ; key_load_l ; ea0 ; ; 60.000 ; 60.000 ; ; ; key_load_l ; ea0_l ; 69.000 ; ; ; 69.000 ; ; key_load_l ; ea1 ; ; 60.000 ; 60.000 ; ; ; key_load_l ; ea1_l ; 69.000 ; ; ; 69.000 ; ; key_load_l ; ea2 ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; key_load_l ; ea2_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; ea_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; ema00_l ; ; 78.000 ; 78.000 ; ; ; key_load_l ; ema01_l ; ; 78.000 ; 78.000 ; ; ; key_load_l ; ema02_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; key_load_l ; ema_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; field1 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; field1_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; mem00 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem01 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem02 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem03 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem04 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem05 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem06 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem07 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem08 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem09 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem10 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem11 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; mem_done_l ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; key_load_l ; not_fld0 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; key_load_l ; strobe_l ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; ac06_bus_l ; 51.000 ; ; ; 51.000 ; ; load_sf_l ; ac07_bus_l ; 51.000 ; ; ; 51.000 ; ; load_sf_l ; ac08_bus_l ; 51.000 ; ; ; 51.000 ; ; load_sf_l ; ea0 ; 60.000 ; ; ; 60.000 ; ; load_sf_l ; ea0_l ; ; 69.000 ; 69.000 ; ; ; load_sf_l ; ea1 ; 60.000 ; ; ; 60.000 ; ; load_sf_l ; ea1_l ; ; 69.000 ; 69.000 ; ; ; load_sf_l ; ea2 ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; load_sf_l ; ea2_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; ea_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; ema00_l ; 78.000 ; ; ; 78.000 ; ; load_sf_l ; ema01_l ; 78.000 ; ; ; 78.000 ; ; load_sf_l ; ema02_l ; 78.000 ; 78.000 ; 78.000 ; 78.000 ; ; load_sf_l ; ema_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; field1 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; field1_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; mem00 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem01 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem02 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem03 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem04 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem05 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem06 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem07 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem08 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem09 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem10 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem11 ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; mem_done_l ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; load_sf_l ; not_fld0 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; load_sf_l ; strobe_l ; 96.000 ; 96.000 ; 96.000 ; 96.000 ; ; mem_start ; done ; 82.000 ; 82.000 ; 82.000 ; 82.000 ; ; mem_start ; ema00_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; ema01_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; ema02_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem00 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem01 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem02 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem03 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem04 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem05 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem06 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem07 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem08 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem09 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem10 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem11 ; 75.000 ; 75.000 ; 75.000 ; 75.000 ; ; mem_start ; mem_done_l ; 91.000 ; 91.000 ; 91.000 ; 91.000 ; ; mem_start ; n_t_6x ; ; 15.000 ; 15.000 ; ; ; mem_start ; read_l ; 40.000 ; 40.000 ; 40.000 ; 40.000 ; ; mem_start ; strobe ; 66.000 ; 66.000 ; 66.000 ; 66.000 ; ; mem_start ; strobe_l ; 49.000 ; 49.000 ; 49.000 ; 49.000 ; ; n_t_13x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_14x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_15x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_17x ; mem00 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem01 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem02 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem03 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem04 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem05 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem06 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem07 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem08 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem09 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem10 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem11 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem_done_l ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; strobe_l ; 42.000 ; ; ; 42.000 ; ; power_ok ; done ; 82.000 ; 74.000 ; 74.000 ; 82.000 ; ; power_ok ; ea0 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; power_ok ; ea0_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; ea1 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; power_ok ; ea1_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; ea2 ; 59.000 ; 50.000 ; 50.000 ; 59.000 ; ; power_ok ; ea2_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; ea_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; ema00_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; power_ok ; ema01_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; power_ok ; ema02_l ; 77.000 ; 68.000 ; 68.000 ; 77.000 ; ; power_ok ; ema_l ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; field1 ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; power_ok ; field1_l ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; power_ok ; inhibit ; 58.000 ; 32.000 ; 32.000 ; 58.000 ; ; power_ok ; int_inhibit_l ; 40.000 ; ; ; 40.000 ; ; power_ok ; mem00 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem01 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem02 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem03 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem04 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem05 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem06 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem07 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem08 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem09 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem10 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem11 ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; mem_done_l ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; not_fld0 ; 59.000 ; 68.000 ; 68.000 ; 59.000 ; ; power_ok ; read_l ; 40.000 ; ; ; 40.000 ; ; power_ok ; returnh ; ; 32.000 ; 32.000 ; ; ; power_ok ; source ; ; 32.000 ; 32.000 ; ; ; power_ok ; strobe ; 66.000 ; 32.000 ; 32.000 ; 66.000 ; ; power_ok ; strobe_l ; 95.000 ; 86.000 ; 86.000 ; 95.000 ; ; power_ok ; write ; ; 32.000 ; 32.000 ; ; ; sp_cyc_next_l ; ea0 ; ; 34.000 ; 34.000 ; ; ; sp_cyc_next_l ; ea0_l ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; ea1 ; ; 34.000 ; 34.000 ; ; ; sp_cyc_next_l ; ea1_l ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; ea2 ; ; 34.000 ; 34.000 ; ; ; sp_cyc_next_l ; ea2_l ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; ea_l ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; ema00_l ; ; 52.000 ; 52.000 ; ; ; sp_cyc_next_l ; ema01_l ; ; 52.000 ; 52.000 ; ; ; sp_cyc_next_l ; ema02_l ; ; 52.000 ; 52.000 ; ; ; sp_cyc_next_l ; ema_l ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; field1 ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; sp_cyc_next_l ; field1_l ; 43.000 ; 43.000 ; 43.000 ; 43.000 ; ; sp_cyc_next_l ; mem00 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem01 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem02 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem03 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem04 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem05 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem06 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem07 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem08 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem09 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem10 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem11 ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; mem_done_l ; ; 70.000 ; 70.000 ; ; ; sp_cyc_next_l ; not_fld0 ; 43.000 ; ; ; 43.000 ; ; sp_cyc_next_l ; strobe_l ; ; 70.000 ; 70.000 ; ; +---------------+---------------+---------+---------+---------+---------+ +-------------------------------------------------------------------+ ; Minimum Propagation Delay ; +---------------+---------------+--------+--------+--------+--------+ ; Input Port ; Output Port ; RR ; RF ; FR ; FF ; +---------------+---------------+--------+--------+--------+--------+ ; b_init ; done ; 24.000 ; 15.000 ; 15.000 ; 24.000 ; ; b_init ; ea0 ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; b_init ; ea0_l ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; ea1 ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; b_init ; ea1_l ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; ea2 ; 32.000 ; 40.000 ; 40.000 ; 32.000 ; ; b_init ; ea2_l ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; ea_l ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; ema00_l ; 50.000 ; 15.000 ; 15.000 ; 50.000 ; ; b_init ; ema01_l ; 50.000 ; 15.000 ; 15.000 ; 50.000 ; ; b_init ; ema02_l ; 50.000 ; 15.000 ; 15.000 ; 50.000 ; ; b_init ; ema_l ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; field1 ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; b_init ; field1_l ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; b_init ; inhibit ; 23.000 ; 40.000 ; 40.000 ; 23.000 ; ; b_init ; int_inhibit_l ; ; 15.000 ; 15.000 ; ; ; b_init ; mem00 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem01 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem02 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem03 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem04 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem05 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem06 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem07 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem08 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem09 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem10 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem11 ; 41.000 ; 24.000 ; 24.000 ; 41.000 ; ; b_init ; mem_done_l ; 33.000 ; 24.000 ; 24.000 ; 33.000 ; ; b_init ; not_fld0 ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; b_init ; read_l ; ; 15.000 ; 15.000 ; ; ; b_init ; returnh ; 23.000 ; ; ; 23.000 ; ; b_init ; source ; 23.000 ; ; ; 23.000 ; ; b_init ; strobe ; 23.000 ; 32.000 ; 32.000 ; 23.000 ; ; b_init ; strobe_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; b_init ; write ; 23.000 ; ; ; 23.000 ; ; bf_enable_l ; ea0 ; 32.000 ; 25.000 ; 25.000 ; 32.000 ; ; bf_enable_l ; ea0_l ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; ea1 ; 32.000 ; 25.000 ; 25.000 ; 32.000 ; ; bf_enable_l ; ea1_l ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; ea2 ; 32.000 ; 25.000 ; 25.000 ; 32.000 ; ; bf_enable_l ; ea2_l ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; ea_l ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; ema00_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bf_enable_l ; ema01_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bf_enable_l ; ema02_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bf_enable_l ; ema_l ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; field1 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; bf_enable_l ; field1_l ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; bf_enable_l ; mem00 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem01 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem02 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem03 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem04 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem05 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem06 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem07 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem08 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem09 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem10 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem11 ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; mem_done_l ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; bf_enable_l ; not_fld0 ; 34.000 ; 41.000 ; 41.000 ; 34.000 ; ; bf_enable_l ; strobe_l ; 68.000 ; 61.000 ; 61.000 ; 68.000 ; ; biop1 ; ac06_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; biop1 ; ac07_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; biop1 ; ac08_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; biop1 ; ea0 ; 49.000 ; 57.000 ; 57.000 ; 49.000 ; ; biop1 ; ea0_l ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; ea1 ; 49.000 ; 57.000 ; 57.000 ; 49.000 ; ; biop1 ; ea1_l ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; ea2 ; 49.000 ; 57.000 ; 57.000 ; 49.000 ; ; biop1 ; ea2_l ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; ea_l ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; ema00_l ; 67.000 ; 75.000 ; 75.000 ; 67.000 ; ; biop1 ; ema01_l ; 67.000 ; 75.000 ; 75.000 ; 67.000 ; ; biop1 ; ema02_l ; 67.000 ; 75.000 ; 75.000 ; 67.000 ; ; biop1 ; ema_l ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; field1 ; 58.000 ; 58.000 ; 58.000 ; 58.000 ; ; biop1 ; field1_l ; 58.000 ; 58.000 ; 58.000 ; 58.000 ; ; biop1 ; mem00 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem01 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem02 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem03 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem04 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem05 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem06 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem07 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem08 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem09 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem10 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem11 ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; mem_done_l ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop1 ; not_fld0 ; 66.000 ; 58.000 ; 58.000 ; 66.000 ; ; biop1 ; strobe_l ; 85.000 ; 93.000 ; 93.000 ; 85.000 ; ; biop2 ; ac06_bus_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; biop2 ; ac07_bus_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; biop2 ; ac08_bus_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; biop2 ; ea0 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; biop2 ; ea0_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop2 ; ea1 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; biop2 ; ea1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop2 ; ea2 ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; biop2 ; ea2_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; biop2 ; ea_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; biop2 ; ema00_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; biop2 ; ema01_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; biop2 ; ema02_l ; 67.000 ; 59.000 ; 59.000 ; 67.000 ; ; biop2 ; ema_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; biop2 ; field1 ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop2 ; field1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop2 ; int_inhibit_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; biop2 ; mem00 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem01 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem02 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem03 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem04 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem05 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem06 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem07 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem08 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem09 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem10 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem11 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; mem_done_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop2 ; not_fld0 ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; biop2 ; strobe_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; ac06_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; biop4 ; ac07_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; biop4 ; ac08_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; biop4 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; biop4 ; ea0 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; biop4 ; ea0_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop4 ; ea1 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; biop4 ; ea1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop4 ; ea2 ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; biop4 ; ea2_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; biop4 ; ea_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; biop4 ; ema00_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; biop4 ; ema01_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; biop4 ; ema02_l ; 67.000 ; 59.000 ; 59.000 ; 67.000 ; ; biop4 ; ema_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; biop4 ; field1 ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop4 ; field1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; biop4 ; int_inhibit_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; biop4 ; mem00 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem01 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem02 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem03 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem04 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem05 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem06 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem07 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem08 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem09 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem10 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem11 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; mem_done_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; biop4 ; not_fld0 ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; biop4 ; strobe_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bma00 ; ma00_l ; ; 15.000 ; 15.000 ; ; ; bma01 ; ma01_l ; ; 15.000 ; 15.000 ; ; ; bma02 ; ma02_l ; ; 15.000 ; 15.000 ; ; ; bma03 ; ma03_l ; ; 15.000 ; 15.000 ; ; ; bma04 ; ma04_l ; ; 15.000 ; 15.000 ; ; ; bma05 ; ma05_l ; ; 15.000 ; 15.000 ; ; ; bma06 ; ma06_l ; ; 15.000 ; 15.000 ; ; ; bma07 ; ma07_l ; ; 15.000 ; 15.000 ; ; ; bma08 ; ma08_l ; ; 15.000 ; 15.000 ; ; ; bma09 ; ma09_l ; ; 15.000 ; 15.000 ; ; ; bma10 ; ma10_l ; ; 15.000 ; 15.000 ; ; ; bma11 ; ma11_l ; ; 15.000 ; 15.000 ; ; ; bmb00 ; mem00 ; ; 33.000 ; 33.000 ; ; ; bmb01 ; mem01 ; ; 33.000 ; 33.000 ; ; ; bmb02 ; mem02 ; ; 33.000 ; 33.000 ; ; ; bmb03 ; ac06_bus_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb03 ; ac07_bus_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb03 ; ac08_bus_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb03 ; ac09_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ac10_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ac11_bus_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; bmb03_l ; ; 15.000 ; 15.000 ; ; ; bmb03 ; ea0 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb03 ; ea0_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb03 ; ea1 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb03 ; ea1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb03 ; ea2 ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; bmb03 ; ea2_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb03 ; ea_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb03 ; ema00_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb03 ; ema01_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb03 ; ema02_l ; 59.000 ; 67.000 ; 67.000 ; 59.000 ; ; bmb03 ; ema_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb03 ; field1 ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb03 ; field1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb03 ; int_inhibit_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb03 ; mem00 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem01 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem02 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem03 ; 77.000 ; 33.000 ; 33.000 ; 77.000 ; ; bmb03 ; mem04 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem05 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem06 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem07 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem08 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem09 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem10 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem11 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; mem_done_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb03 ; not_fld0 ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb03 ; strobe_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb04 ; ac06_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; bmb04 ; ac07_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; bmb04 ; ac08_bus_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; bmb04 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb04 ; bmb04_l ; ; 15.000 ; 15.000 ; ; ; bmb04 ; ea0 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; bmb04 ; ea0_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb04 ; ea1 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; bmb04 ; ea1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb04 ; ea2 ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; bmb04 ; ea2_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; bmb04 ; ea_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bmb04 ; ema00_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; bmb04 ; ema01_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; bmb04 ; ema02_l ; 67.000 ; 59.000 ; 59.000 ; 67.000 ; ; bmb04 ; ema_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; bmb04 ; field1 ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb04 ; field1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb04 ; int_inhibit_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; bmb04 ; mem00 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem01 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem02 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem03 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem04 ; 70.000 ; 33.000 ; 33.000 ; 70.000 ; ; bmb04 ; mem05 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem06 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem07 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem08 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem09 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem10 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem11 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; mem_done_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb04 ; not_fld0 ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bmb04 ; strobe_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb05 ; ac06_bus_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; bmb05 ; ac07_bus_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; bmb05 ; ac08_bus_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; bmb05 ; bmb05_l ; ; 15.000 ; 15.000 ; ; ; bmb05 ; ea0 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb05 ; ea0_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb05 ; ea1 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb05 ; ea1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb05 ; ea2 ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; bmb05 ; ea2_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb05 ; ea_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb05 ; ema00_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb05 ; ema01_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb05 ; ema02_l ; 59.000 ; 67.000 ; 67.000 ; 59.000 ; ; bmb05 ; ema_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb05 ; field1 ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb05 ; field1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb05 ; int_inhibit_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb05 ; mem00 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem01 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem02 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem03 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem04 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem05 ; 77.000 ; 33.000 ; 33.000 ; 77.000 ; ; bmb05 ; mem06 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem07 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem08 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem09 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem10 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem11 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; mem_done_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb05 ; not_fld0 ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb05 ; strobe_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb06 ; ac06_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; bmb06 ; ac07_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; bmb06 ; ac08_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; bmb06 ; bmb06_l ; ; 15.000 ; 15.000 ; ; ; bmb06 ; ea0 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; bmb06 ; ea0_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb06 ; ea1 ; 34.000 ; 42.000 ; 42.000 ; 34.000 ; ; bmb06 ; ea1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb06 ; ea2 ; 49.000 ; 41.000 ; 41.000 ; 49.000 ; ; bmb06 ; ea2_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; bmb06 ; ea_l ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bmb06 ; ema00_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; bmb06 ; ema01_l ; 52.000 ; 60.000 ; 60.000 ; 52.000 ; ; bmb06 ; ema02_l ; 67.000 ; 59.000 ; 59.000 ; 67.000 ; ; bmb06 ; ema_l ; 50.000 ; 58.000 ; 58.000 ; 50.000 ; ; bmb06 ; field1 ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb06 ; field1_l ; 51.000 ; 43.000 ; 43.000 ; 51.000 ; ; bmb06 ; int_inhibit_l ; 15.000 ; 32.000 ; 32.000 ; 15.000 ; ; bmb06 ; mem00 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem01 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem02 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem03 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem04 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem05 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem06 ; 70.000 ; 33.000 ; 33.000 ; 70.000 ; ; bmb06 ; mem07 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem08 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem09 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem10 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem11 ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; mem_done_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb06 ; not_fld0 ; 50.000 ; 43.000 ; 43.000 ; 50.000 ; ; bmb06 ; strobe_l ; 70.000 ; 77.000 ; 77.000 ; 70.000 ; ; bmb07 ; ac06_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb07 ; ac07_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb07 ; ac08_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb07 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb07 ; bmb07_l ; ; 15.000 ; 15.000 ; ; ; bmb07 ; ea0 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb07 ; ea0_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb07 ; ea1 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb07 ; ea1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb07 ; ea2 ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; bmb07 ; ea2_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb07 ; ea_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb07 ; ema00_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb07 ; ema01_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb07 ; ema02_l ; 59.000 ; 67.000 ; 67.000 ; 59.000 ; ; bmb07 ; ema_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb07 ; field1 ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb07 ; field1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb07 ; int_inhibit_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb07 ; mem00 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem01 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem02 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem03 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem04 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem05 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem06 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem07 ; 77.000 ; 33.000 ; 33.000 ; 77.000 ; ; bmb07 ; mem08 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem09 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem10 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem11 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; mem_done_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb07 ; not_fld0 ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb07 ; strobe_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; ac06_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb08 ; ac07_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb08 ; ac08_bus_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; bmb08 ; ac09_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; ac10_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; ac11_bus_l ; 15.000 ; ; ; 15.000 ; ; bmb08 ; bmb08_l ; ; 15.000 ; 15.000 ; ; ; bmb08 ; ea0 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb08 ; ea0_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb08 ; ea1 ; 42.000 ; 34.000 ; 34.000 ; 42.000 ; ; bmb08 ; ea1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb08 ; ea2 ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; bmb08 ; ea2_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb08 ; ea_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb08 ; ema00_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb08 ; ema01_l ; 60.000 ; 52.000 ; 52.000 ; 60.000 ; ; bmb08 ; ema02_l ; 59.000 ; 67.000 ; 67.000 ; 59.000 ; ; bmb08 ; ema_l ; 58.000 ; 50.000 ; 50.000 ; 58.000 ; ; bmb08 ; field1 ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb08 ; field1_l ; 43.000 ; 51.000 ; 51.000 ; 43.000 ; ; bmb08 ; int_inhibit_l ; 32.000 ; 15.000 ; 15.000 ; 32.000 ; ; bmb08 ; mem00 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem01 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem02 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem03 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem04 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem05 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem06 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem07 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem08 ; 77.000 ; 33.000 ; 33.000 ; 77.000 ; ; bmb08 ; mem09 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem10 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem11 ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; mem_done_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb08 ; not_fld0 ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; bmb08 ; strobe_l ; 77.000 ; 70.000 ; 70.000 ; 77.000 ; ; bmb09 ; ac06_bus_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; bmb09 ; ac07_bus_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; bmb09 ; ac08_bus_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; bmb09 ; ea0 ; 52.000 ; 52.000 ; 52.000 ; 52.000 ; ; bmb09 ; ea0_l ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; ea1 ; 52.000 ; 52.000 ; 52.000 ; 52.000 ; ; bmb09 ; ea1_l ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; ea2 ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; bmb09 ; ea2_l ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb09 ; ea_l ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; ema00_l ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bmb09 ; ema01_l ; 70.000 ; 70.000 ; 70.000 ; 70.000 ; ; bmb09 ; ema02_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; bmb09 ; ema_l ; 68.000 ; 68.000 ; 68.000 ; 68.000 ; ; bmb09 ; field1 ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; field1_l ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; mem00 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem01 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem02 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem03 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem04 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem05 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem06 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem07 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem08 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem09 ; 88.000 ; 33.000 ; 33.000 ; 88.000 ; ; bmb09 ; mem10 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem11 ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; mem_done_l ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb09 ; not_fld0 ; 61.000 ; 61.000 ; 61.000 ; 61.000 ; ; bmb09 ; strobe_l ; 88.000 ; 88.000 ; 88.000 ; 88.000 ; ; bmb10 ; mem10 ; ; 33.000 ; 33.000 ; ; ; bmb11 ; mem11 ; ; 33.000 ; 33.000 ; ; ; btp2 ; done ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; btp2 ; ea0 ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp2 ; ea0_l ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; ea1 ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp2 ; ea1_l ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; ea2 ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp2 ; ea2_l ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; ea_l ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; ema00_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp2 ; ema01_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp2 ; ema02_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp2 ; ema_l ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; field1 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; field1_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; inhibit ; ; 32.000 ; 32.000 ; ; ; btp2 ; mem00 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem01 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem02 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem03 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem04 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem05 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem06 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem07 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem08 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem09 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem10 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem11 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; mem_done_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; btp2 ; n_t_6x ; ; 15.000 ; 15.000 ; ; ; btp2 ; not_fld0 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp2 ; read_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; btp2 ; strobe ; 32.000 ; 32.000 ; 32.000 ; 32.000 ; ; btp2 ; strobe_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; btp2 ; write ; 15.000 ; ; ; 15.000 ; ; btp3 ; ac06_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp3 ; ac07_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp3 ; ac08_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; btp3 ; ea0 ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; btp3 ; ea0_l ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; btp3 ; ea1 ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; btp3 ; ea1_l ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; btp3 ; ea2 ; 41.000 ; 33.000 ; 33.000 ; 41.000 ; ; btp3 ; ea2_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp3 ; ea_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; btp3 ; ema00_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; btp3 ; ema01_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; btp3 ; ema02_l ; 59.000 ; 51.000 ; 51.000 ; 59.000 ; ; btp3 ; ema_l ; 42.000 ; 50.000 ; 50.000 ; 42.000 ; ; btp3 ; field1 ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; btp3 ; field1_l ; 50.000 ; 42.000 ; 42.000 ; 50.000 ; ; btp3 ; int_inhibit_l ; 31.000 ; 23.000 ; 23.000 ; 31.000 ; ; btp3 ; mem00 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem01 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem02 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem03 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem04 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem05 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem06 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem07 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem08 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem09 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem10 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem11 ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; mem_done_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; btp3 ; not_fld0 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; btp3 ; strobe_l ; 69.000 ; 69.000 ; 69.000 ; 69.000 ; ; del1 ; inhibit ; ; 23.000 ; 23.000 ; ; ; del1 ; returnh ; ; 15.000 ; 15.000 ; ; ; del1 ; source ; ; 15.000 ; 15.000 ; ; ; del2 ; ea0 ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; del2 ; ea0_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; ea1 ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; del2 ; ea1_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; ea2 ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; del2 ; ea2_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; ea_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; ema00_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; del2 ; ema01_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; del2 ; ema02_l ; 59.000 ; 59.000 ; 59.000 ; 59.000 ; ; del2 ; ema_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; field1 ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; field1_l ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; mem00 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem01 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem02 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem03 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem04 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem05 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem06 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem07 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem08 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem09 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem10 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem11 ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; mem_done_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del2 ; not_fld0 ; 50.000 ; 50.000 ; 50.000 ; 50.000 ; ; del2 ; strobe ; ; 23.000 ; 23.000 ; ; ; del2 ; strobe_l ; 77.000 ; 77.000 ; 77.000 ; 77.000 ; ; del3 ; ea0 ; 15.000 ; 23.000 ; 23.000 ; 15.000 ; ; del3 ; ea0_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; ea1 ; 15.000 ; 23.000 ; 23.000 ; 15.000 ; ; del3 ; ea1_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; ea2 ; 15.000 ; 23.000 ; 23.000 ; 15.000 ; ; del3 ; ea2_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; ea_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; ema00_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; del3 ; ema01_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; del3 ; ema02_l ; 33.000 ; 41.000 ; 41.000 ; 33.000 ; ; del3 ; ema_l ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; field1 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; del3 ; field1_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; del3 ; mem00 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem01 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem02 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem03 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem04 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem05 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem06 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem07 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem08 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem09 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem10 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem11 ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; mem_done_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del3 ; not_fld0 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del3 ; source ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del3 ; strobe ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del3 ; strobe_l ; 51.000 ; 59.000 ; 59.000 ; 51.000 ; ; del4 ; inhibit ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del4 ; mem00 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem01 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem02 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem03 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem04 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem05 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem06 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem07 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem08 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem09 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem10 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; mem11 ; 32.000 ; 24.000 ; 24.000 ; 32.000 ; ; del4 ; returnh ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del4 ; strobe_l ; 15.000 ; ; ; 15.000 ; ; del5 ; done ; 15.000 ; 48.000 ; 48.000 ; 15.000 ; ; del5 ; ea0 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; del5 ; ea0_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; ea1 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; del5 ; ea1_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; ea2 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; del5 ; ea2_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; ea_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; ema00_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; ema01_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; ema02_l ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; ema_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; field1 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; field1_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; inhibit ; 32.000 ; 32.000 ; 32.000 ; 32.000 ; ; del5 ; mem00 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem01 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem02 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem03 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem04 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem05 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem06 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem07 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem08 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem09 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem10 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem11 ; 42.000 ; 42.000 ; 42.000 ; 42.000 ; ; del5 ; mem_done_l ; 24.000 ; 57.000 ; 57.000 ; 24.000 ; ; del5 ; not_fld0 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; del5 ; strobe_l ; 60.000 ; 60.000 ; 60.000 ; 60.000 ; ; del5 ; write ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del6 ; done ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; del6 ; mem_done_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; df_enable_l ; ea0 ; ; 24.000 ; 24.000 ; ; ; df_enable_l ; ea0_l ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; ea1 ; ; 24.000 ; 24.000 ; ; ; df_enable_l ; ea1_l ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; ea2 ; ; 24.000 ; 24.000 ; ; ; df_enable_l ; ea2_l ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; ea_l ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; ema00_l ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ema01_l ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ema02_l ; ; 42.000 ; 42.000 ; ; ; df_enable_l ; ema_l ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; field1 ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; df_enable_l ; field1_l ; 33.000 ; 33.000 ; 33.000 ; 33.000 ; ; df_enable_l ; mem00 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem01 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem02 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem03 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem04 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem05 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem06 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem07 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem08 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem09 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem10 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem11 ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; mem_done_l ; ; 60.000 ; 60.000 ; ; ; df_enable_l ; not_fld0 ; 33.000 ; ; ; 33.000 ; ; df_enable_l ; strobe_l ; ; 60.000 ; 60.000 ; ; ; e_or_f_set ; ac06_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; e_or_f_set ; ac07_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; e_or_f_set ; ac08_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; e_or_f_set ; ea0 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; e_or_f_set ; ea0_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; ea1 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; e_or_f_set ; ea1_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; ea2 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; e_or_f_set ; ea2_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; ea_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; ema00_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; e_or_f_set ; ema01_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; e_or_f_set ; ema02_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; e_or_f_set ; ema_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; field1 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; e_or_f_set ; field1_l ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; e_or_f_set ; int_inhibit_l ; 31.000 ; 23.000 ; 23.000 ; 31.000 ; ; e_or_f_set ; mem00 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem01 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem02 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem03 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem04 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem05 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem06 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem07 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem08 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem09 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem10 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem11 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; mem_done_l ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; e_or_f_set ; not_fld0 ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; e_or_f_set ; strobe_l ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; ex_da0_l ; ea0 ; 41.000 ; ; ; 41.000 ; ; ex_da0_l ; ea0_l ; ; 50.000 ; 50.000 ; ; ; ex_da0_l ; ea_l ; ; 50.000 ; 50.000 ; ; ; ex_da0_l ; ema00_l ; 59.000 ; ; ; 59.000 ; ; ex_da0_l ; field1 ; ; 50.000 ; 50.000 ; ; ; ex_da0_l ; field1_l ; ; 50.000 ; 50.000 ; ; ; ex_da0_l ; mem00 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem01 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem02 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem03 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem04 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem05 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem06 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem07 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem08 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem09 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem10 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem11 ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; mem_done_l ; 77.000 ; ; ; 77.000 ; ; ex_da0_l ; not_fld0 ; ; 50.000 ; 50.000 ; ; ; ex_da0_l ; strobe_l ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; ea1 ; 41.000 ; ; ; 41.000 ; ; ex_da1_l ; ea1_l ; ; 50.000 ; 50.000 ; ; ; ex_da1_l ; ea_l ; ; 50.000 ; 50.000 ; ; ; ex_da1_l ; ema01_l ; 59.000 ; ; ; 59.000 ; ; ex_da1_l ; field1 ; ; 50.000 ; 50.000 ; ; ; ex_da1_l ; field1_l ; ; 50.000 ; 50.000 ; ; ; ex_da1_l ; mem00 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem01 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem02 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem03 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem04 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem05 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem06 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem07 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem08 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem09 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem10 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem11 ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; mem_done_l ; 77.000 ; ; ; 77.000 ; ; ex_da1_l ; not_fld0 ; ; 50.000 ; 50.000 ; ; ; ex_da1_l ; strobe_l ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; ea2 ; 41.000 ; ; ; 41.000 ; ; ex_da2_l ; ea2_l ; ; 50.000 ; 50.000 ; ; ; ex_da2_l ; ea_l ; ; 50.000 ; 50.000 ; ; ; ex_da2_l ; ema02_l ; 59.000 ; ; ; 59.000 ; ; ex_da2_l ; ema_l ; ; 50.000 ; 50.000 ; ; ; ex_da2_l ; field1 ; 50.000 ; ; ; 50.000 ; ; ex_da2_l ; field1_l ; 50.000 ; ; ; 50.000 ; ; ex_da2_l ; mem00 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem01 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem02 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem03 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem04 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem05 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem06 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem07 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem08 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem09 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem10 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem11 ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; mem_done_l ; 77.000 ; ; ; 77.000 ; ; ex_da2_l ; not_fld0 ; ; 50.000 ; 50.000 ; ; ; ex_da2_l ; strobe_l ; 77.000 ; ; ; 77.000 ; ; jmp_or_jms ; ac06_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; jmp_or_jms ; ac07_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; jmp_or_jms ; ac08_bus_l ; 24.000 ; 32.000 ; 32.000 ; 24.000 ; ; jmp_or_jms ; ea0 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; jmp_or_jms ; ea0_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; ea1 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; jmp_or_jms ; ea1_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; ea2 ; 25.000 ; 32.000 ; 32.000 ; 25.000 ; ; jmp_or_jms ; ea2_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; ea_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; ema00_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; jmp_or_jms ; ema01_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; jmp_or_jms ; ema02_l ; 43.000 ; 50.000 ; 50.000 ; 43.000 ; ; jmp_or_jms ; ema_l ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; field1 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; jmp_or_jms ; field1_l ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; jmp_or_jms ; int_inhibit_l ; 31.000 ; 23.000 ; 23.000 ; 31.000 ; ; jmp_or_jms ; mem00 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem01 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem02 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem03 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem04 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem05 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem06 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem07 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem08 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem09 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem10 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem11 ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; mem_done_l ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; jmp_or_jms ; not_fld0 ; 41.000 ; 34.000 ; 34.000 ; 41.000 ; ; jmp_or_jms ; strobe_l ; 61.000 ; 68.000 ; 68.000 ; 61.000 ; ; key_df0 ; ac06_bus_l ; 24.000 ; ; ; 24.000 ; ; key_df0 ; ea0 ; 49.000 ; ; ; 49.000 ; ; key_df0 ; ea0_l ; ; 58.000 ; 58.000 ; ; ; key_df0 ; ea_l ; ; 58.000 ; 58.000 ; ; ; key_df0 ; ema00_l ; 67.000 ; ; ; 67.000 ; ; key_df0 ; field1 ; ; 58.000 ; 58.000 ; ; ; key_df0 ; field1_l ; ; 58.000 ; 58.000 ; ; ; key_df0 ; mem00 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem01 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem02 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem03 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem04 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem05 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem06 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem07 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem08 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem09 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem10 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem11 ; 85.000 ; ; ; 85.000 ; ; key_df0 ; mem_done_l ; 85.000 ; ; ; 85.000 ; ; key_df0 ; not_fld0 ; ; 58.000 ; 58.000 ; ; ; key_df0 ; strobe_l ; 85.000 ; ; ; 85.000 ; ; key_df1 ; ac07_bus_l ; 24.000 ; ; ; 24.000 ; ; key_df1 ; ea1 ; 49.000 ; ; ; 49.000 ; ; key_df1 ; ea1_l ; ; 58.000 ; 58.000 ; ; ; key_df1 ; ea_l ; ; 58.000 ; 58.000 ; ; ; key_df1 ; ema01_l ; 67.000 ; ; ; 67.000 ; ; key_df1 ; field1 ; ; 58.000 ; 58.000 ; ; ; key_df1 ; field1_l ; ; 58.000 ; 58.000 ; ; ; key_df1 ; mem00 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem01 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem02 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem03 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem04 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem05 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem06 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem07 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem08 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem09 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem10 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem11 ; 85.000 ; ; ; 85.000 ; ; key_df1 ; mem_done_l ; 85.000 ; ; ; 85.000 ; ; key_df1 ; not_fld0 ; ; 58.000 ; 58.000 ; ; ; key_df1 ; strobe_l ; 85.000 ; ; ; 85.000 ; ; key_df2_l ; ac08_bus_l ; ; 24.000 ; 24.000 ; ; ; key_df2_l ; ea2 ; ; 49.000 ; 49.000 ; ; ; key_df2_l ; ea2_l ; 58.000 ; ; ; 58.000 ; ; key_df2_l ; ea_l ; 58.000 ; ; ; 58.000 ; ; key_df2_l ; ema02_l ; ; 67.000 ; 67.000 ; ; ; key_df2_l ; ema_l ; 58.000 ; ; ; 58.000 ; ; key_df2_l ; field1 ; ; 58.000 ; 58.000 ; ; ; key_df2_l ; field1_l ; ; 58.000 ; 58.000 ; ; ; key_df2_l ; mem00 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem01 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem02 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem03 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem04 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem05 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem06 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem07 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem08 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem09 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem10 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem11 ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; mem_done_l ; ; 85.000 ; 85.000 ; ; ; key_df2_l ; not_fld0 ; 58.000 ; ; ; 58.000 ; ; key_df2_l ; strobe_l ; ; 85.000 ; 85.000 ; ; ; key_if0 ; ac06_bus_l ; 24.000 ; ; ; 24.000 ; ; key_if0 ; ea0 ; 15.000 ; ; ; 15.000 ; ; key_if0 ; ea0_l ; ; 24.000 ; 24.000 ; ; ; key_if0 ; ea_l ; ; 24.000 ; 24.000 ; ; ; key_if0 ; ema00_l ; 15.000 ; ; ; 15.000 ; ; key_if0 ; field1 ; ; 24.000 ; 24.000 ; ; ; key_if0 ; field1_l ; ; 24.000 ; 24.000 ; ; ; key_if0 ; mem00 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem01 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem02 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem03 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem04 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem05 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem06 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem07 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem08 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem09 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem10 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem11 ; 51.000 ; ; ; 51.000 ; ; key_if0 ; mem_done_l ; 51.000 ; ; ; 51.000 ; ; key_if0 ; not_fld0 ; ; 24.000 ; 24.000 ; ; ; key_if0 ; strobe_l ; 51.000 ; ; ; 51.000 ; ; key_if1 ; ac07_bus_l ; 24.000 ; ; ; 24.000 ; ; key_if1 ; ea1 ; 15.000 ; ; ; 15.000 ; ; key_if1 ; ea1_l ; ; 24.000 ; 24.000 ; ; ; key_if1 ; ea_l ; ; 24.000 ; 24.000 ; ; ; key_if1 ; ema01_l ; 15.000 ; ; ; 15.000 ; ; key_if1 ; field1 ; ; 24.000 ; 24.000 ; ; ; key_if1 ; field1_l ; ; 24.000 ; 24.000 ; ; ; key_if1 ; mem00 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem01 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem02 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem03 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem04 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem05 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem06 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem07 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem08 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem09 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem10 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem11 ; 51.000 ; ; ; 51.000 ; ; key_if1 ; mem_done_l ; 51.000 ; ; ; 51.000 ; ; key_if1 ; not_fld0 ; ; 24.000 ; 24.000 ; ; ; key_if1 ; strobe_l ; 51.000 ; ; ; 51.000 ; ; key_if2_l ; ac08_bus_l ; ; 24.000 ; 24.000 ; ; ; key_if2_l ; ea2 ; 33.000 ; 15.000 ; 15.000 ; 33.000 ; ; key_if2_l ; ea2_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_if2_l ; ea_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_if2_l ; ema02_l ; 51.000 ; 15.000 ; 15.000 ; 51.000 ; ; key_if2_l ; ema_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_if2_l ; field1 ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; key_if2_l ; field1_l ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; key_if2_l ; mem00 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem01 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem02 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem03 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem04 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem05 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem06 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem07 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem08 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem09 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem10 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem11 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; mem_done_l ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_if2_l ; not_fld0 ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_if2_l ; strobe_l ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; ac06_bus_l ; ; 24.000 ; 24.000 ; ; ; key_load_l ; ac07_bus_l ; ; 24.000 ; 24.000 ; ; ; key_load_l ; ac08_bus_l ; ; 24.000 ; 24.000 ; ; ; key_load_l ; ea0 ; ; 15.000 ; 15.000 ; ; ; key_load_l ; ea0_l ; 24.000 ; ; ; 24.000 ; ; key_load_l ; ea1 ; ; 15.000 ; 15.000 ; ; ; key_load_l ; ea1_l ; 24.000 ; ; ; 24.000 ; ; key_load_l ; ea2 ; 33.000 ; 15.000 ; 15.000 ; 33.000 ; ; key_load_l ; ea2_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_load_l ; ea_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_load_l ; ema00_l ; ; 15.000 ; 15.000 ; ; ; key_load_l ; ema01_l ; ; 15.000 ; 15.000 ; ; ; key_load_l ; ema02_l ; 51.000 ; 15.000 ; 15.000 ; 51.000 ; ; key_load_l ; ema_l ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_load_l ; field1 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; key_load_l ; field1_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; key_load_l ; mem00 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem01 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem02 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem03 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem04 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem05 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem06 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem07 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem08 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem09 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem10 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem11 ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; mem_done_l ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; key_load_l ; not_fld0 ; 24.000 ; 42.000 ; 42.000 ; 24.000 ; ; key_load_l ; strobe_l ; 69.000 ; 51.000 ; 51.000 ; 69.000 ; ; load_sf_l ; ac06_bus_l ; 24.000 ; ; ; 24.000 ; ; load_sf_l ; ac07_bus_l ; 24.000 ; ; ; 24.000 ; ; load_sf_l ; ac08_bus_l ; 24.000 ; ; ; 24.000 ; ; load_sf_l ; ea0 ; 15.000 ; ; ; 15.000 ; ; load_sf_l ; ea0_l ; ; 24.000 ; 24.000 ; ; ; load_sf_l ; ea1 ; 15.000 ; ; ; 15.000 ; ; load_sf_l ; ea1_l ; ; 24.000 ; 24.000 ; ; ; load_sf_l ; ea2 ; 15.000 ; 33.000 ; 33.000 ; 15.000 ; ; load_sf_l ; ea2_l ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; load_sf_l ; ea_l ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; load_sf_l ; ema00_l ; 33.000 ; ; ; 33.000 ; ; load_sf_l ; ema01_l ; 33.000 ; ; ; 33.000 ; ; load_sf_l ; ema02_l ; 33.000 ; 51.000 ; 51.000 ; 33.000 ; ; load_sf_l ; ema_l ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; load_sf_l ; field1 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; load_sf_l ; field1_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; load_sf_l ; mem00 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem01 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem02 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem03 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem04 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem05 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem06 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem07 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem08 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem09 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem10 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem11 ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; mem_done_l ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; load_sf_l ; not_fld0 ; 42.000 ; 24.000 ; 24.000 ; 42.000 ; ; load_sf_l ; strobe_l ; 51.000 ; 69.000 ; 69.000 ; 51.000 ; ; mem_start ; done ; 49.000 ; 24.000 ; 24.000 ; 49.000 ; ; mem_start ; ema00_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; mem_start ; ema01_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; mem_start ; ema02_l ; 15.000 ; 15.000 ; 15.000 ; 15.000 ; ; mem_start ; mem00 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem01 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem02 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem03 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem04 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem05 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem06 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem07 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem08 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem09 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem10 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem11 ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; mem_done_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; mem_start ; n_t_6x ; ; 15.000 ; 15.000 ; ; ; mem_start ; read_l ; 15.000 ; 40.000 ; 40.000 ; 15.000 ; ; mem_start ; strobe ; 32.000 ; 57.000 ; 57.000 ; 32.000 ; ; mem_start ; strobe_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; n_t_13x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_14x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_15x ; bema ; 15.000 ; ; ; 15.000 ; ; n_t_17x ; mem00 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem01 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem02 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem03 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem04 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem05 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem06 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem07 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem08 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem09 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem10 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem11 ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; mem_done_l ; 42.000 ; ; ; 42.000 ; ; n_t_17x ; strobe_l ; 42.000 ; ; ; 42.000 ; ; power_ok ; done ; 15.000 ; 24.000 ; 24.000 ; 15.000 ; ; power_ok ; ea0 ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; power_ok ; ea0_l ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; ea1 ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; power_ok ; ea1_l ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; ea2 ; 40.000 ; 32.000 ; 32.000 ; 40.000 ; ; power_ok ; ea2_l ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; ea_l ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; ema00_l ; 15.000 ; 50.000 ; 50.000 ; 15.000 ; ; power_ok ; ema01_l ; 15.000 ; 50.000 ; 50.000 ; 15.000 ; ; power_ok ; ema02_l ; 15.000 ; 50.000 ; 50.000 ; 15.000 ; ; power_ok ; ema_l ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; field1 ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; power_ok ; field1_l ; 41.000 ; 41.000 ; 41.000 ; 41.000 ; ; power_ok ; inhibit ; 40.000 ; 23.000 ; 23.000 ; 40.000 ; ; power_ok ; int_inhibit_l ; 15.000 ; ; ; 15.000 ; ; power_ok ; mem00 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem01 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem02 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem03 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem04 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem05 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem06 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem07 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem08 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem09 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem10 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem11 ; 24.000 ; 41.000 ; 41.000 ; 24.000 ; ; power_ok ; mem_done_l ; 24.000 ; 33.000 ; 33.000 ; 24.000 ; ; power_ok ; not_fld0 ; 41.000 ; 49.000 ; 49.000 ; 41.000 ; ; power_ok ; read_l ; 15.000 ; ; ; 15.000 ; ; power_ok ; returnh ; ; 23.000 ; 23.000 ; ; ; power_ok ; source ; ; 23.000 ; 23.000 ; ; ; power_ok ; strobe ; 32.000 ; 23.000 ; 23.000 ; 32.000 ; ; power_ok ; strobe_l ; 24.000 ; 24.000 ; 24.000 ; 24.000 ; ; power_ok ; write ; ; 23.000 ; 23.000 ; ; ; sp_cyc_next_l ; ea0 ; ; 25.000 ; 25.000 ; ; ; sp_cyc_next_l ; ea0_l ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; ea1 ; ; 25.000 ; 25.000 ; ; ; sp_cyc_next_l ; ea1_l ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; ea2 ; ; 25.000 ; 25.000 ; ; ; sp_cyc_next_l ; ea2_l ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; ea_l ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; ema00_l ; ; 43.000 ; 43.000 ; ; ; sp_cyc_next_l ; ema01_l ; ; 43.000 ; 43.000 ; ; ; sp_cyc_next_l ; ema02_l ; ; 43.000 ; 43.000 ; ; ; sp_cyc_next_l ; ema_l ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; field1 ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; sp_cyc_next_l ; field1_l ; 34.000 ; 34.000 ; 34.000 ; 34.000 ; ; sp_cyc_next_l ; mem00 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem01 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem02 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem03 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem04 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem05 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem06 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem07 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem08 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem09 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem10 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem11 ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; mem_done_l ; ; 61.000 ; 61.000 ; ; ; sp_cyc_next_l ; not_fld0 ; 34.000 ; ; ; 34.000 ; ; sp_cyc_next_l ; strobe_l ; ; 61.000 ; 61.000 ; ; +---------------+---------------+--------+--------+--------+--------+ +--------------------------------------------------------------------+ ; Setup Transfers ; +------------+-----------+----------+----------+----------+----------+ ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ; +------------+-----------+----------+----------+----------+----------+ ; key_clr_l ; key_clr_l ; 0 ; 0 ; 336 ; 426 ; +------------+-----------+----------+----------+----------+----------+ Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported. +--------------------------------------------------------------------+ ; Hold Transfers ; +------------+-----------+----------+----------+----------+----------+ ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ; +------------+-----------+----------+----------+----------+----------+ ; key_clr_l ; key_clr_l ; 0 ; 0 ; 336 ; 426 ; +------------+-----------+----------+----------+----------+----------+ Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported. --------------- ; Report TCCS ; --------------- No dedicated SERDES Transmitter circuitry present in device or used in design --------------- ; Report RSKM ; --------------- No dedicated SERDES Receiver circuitry present in device or used in design +------------------------------------------------+ ; Unconstrained Paths ; +---------------------------------+-------+------+ ; Property ; Setup ; Hold ; +---------------------------------+-------+------+ ; Illegal Clocks ; 0 ; 0 ; ; Unconstrained Clocks ; 0 ; 0 ; ; Unconstrained Input Ports ; 59 ; 59 ; ; Unconstrained Input Port Paths ; 1163 ; 1163 ; ; Unconstrained Output Ports ; 62 ; 62 ; ; Unconstrained Output Port Paths ; 1219 ; 1219 ; +---------------------------------+-------+------+ +------------------------------------+ ; TimeQuest Timing Analyzer Messages ; +------------------------------------+ Info: ******************************************************************* Info: Running Quartus II 64-Bit TimeQuest Timing Analyzer Info: Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition Info: Processing started: Wed Mar 29 20:23:26 2023 Info: Command: quartus_sta BM8L -c BM8L Info: qsta_default_script.tcl version: #1 Info (306004): Started post-fitting delay annotation Info (306005): Delay annotation completed successfully Warning (335095): TimeQuest Timing Analyzer does not support the analysis of latches as synchronous elements for the currently selected device family. Critical Warning (332012): Synopsys Design Constraints File file not found: 'BM8L.sdc'. A Synopsys Design Constraints File is required by the TimeQuest Timing Analyzer to get proper timing constraints. Without it, the Compiler will not properly optimize the design. Info (332142): No user constrained base clocks found in the design. Calling "derive_clocks -period 1.0" Info (332105): Deriving Clocks Info (332105): create_clock -period 1.000 -name key_clr_l key_clr_l Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "select~9|[2]" Warning (332126): Node "select~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab2~10|[2]" Warning (332126): Node "eab2~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab1~10|[2]" Warning (332126): Node "eab1~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab0~10|[2]" Warning (332126): Node "eab0~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "select_m~9|[2]" Warning (332126): Node "select_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab2_m~10|[2]" Warning (332126): Node "eab2_m~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab1_m~10|[2]" Warning (332126): Node "eab1_m~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "eab0_m~10|[2]" Warning (332126): Node "eab0_m~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ea2$latch~12|[1]" Warning (332126): Node "ea2$latch~12|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ea1$latch~11|[1]" Warning (332126): Node "ea1$latch~11|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ea0$latch~11|[1]" Warning (332126): Node "ea0$latch~11|dataout" Warning (332125): Found combinational loop of 8 nodes Warning (332126): Node "ea2_m~10|pexpin" Warning (332126): Node "ea2_m~10|dataout" Warning (332126): Node "ea2_m~23|[0]" Warning (332126): Node "ea2_m~23|pexpout" Warning (332126): Node "ea2_m~22|pexpin" Warning (332126): Node "ea2_m~22|pexpout" Warning (332126): Node "ea2_m~22|[8]" Warning (332126): Node "ea2_m~10|[0]" Warning (332125): Found combinational loop of 8 nodes Warning (332126): Node "ea1_m~10|pexpin" Warning (332126): Node "ea1_m~10|dataout" Warning (332126): Node "ea1_m~23|[0]" Warning (332126): Node "ea1_m~23|pexpout" Warning (332126): Node "ea1_m~22|pexpin" Warning (332126): Node "ea1_m~22|pexpout" Warning (332126): Node "ea1_m~22|[8]" Warning (332126): Node "ea1_m~10|[0]" Warning (332125): Found combinational loop of 8 nodes Warning (332126): Node "ea0_m~10|pexpin" Warning (332126): Node "ea0_m~10|dataout" Warning (332126): Node "ea0_m~23|[0]" Warning (332126): Node "ea0_m~23|pexpout" Warning (332126): Node "ea0_m~22|pexpin" Warning (332126): Node "ea0_m~22|pexpout" Warning (332126): Node "ea0_m~22|[8]" Warning (332126): Node "ea0_m~10|[0]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "done$latch~10|[2]" Warning (332126): Node "done$latch~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_77x~9|[1]" Warning (332126): Node "n_t_77x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_76x~9|[1]" Warning (332126): Node "n_t_76x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_75x~9|[1]" Warning (332126): Node "n_t_75x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_74x~9|[1]" Warning (332126): Node "n_t_74x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_73x~9|[1]" Warning (332126): Node "n_t_73x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_72x~9|[1]" Warning (332126): Node "n_t_72x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_67x~9|[1]" Warning (332126): Node "n_t_67x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_66x~9|[1]" Warning (332126): Node "n_t_66x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_71x~9|[1]" Warning (332126): Node "n_t_71x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_70x~9|[1]" Warning (332126): Node "n_t_70x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_69x~9|[1]" Warning (332126): Node "n_t_69x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_68x~9|[1]" Warning (332126): Node "n_t_68x~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "strob_l~10|[2]" Warning (332126): Node "strob_l~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "done_m~13|[0]" Warning (332126): Node "done_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "inh_l~10|[2]" Warning (332126): Node "inh_l~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_77x_m~9|[0]" Warning (332126): Node "n_t_77x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_76x_m~9|[0]" Warning (332126): Node "n_t_76x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_75x_m~9|[0]" Warning (332126): Node "n_t_75x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_74x_m~9|[0]" Warning (332126): Node "n_t_74x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_73x_m~9|[0]" Warning (332126): Node "n_t_73x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_72x_m~9|[0]" Warning (332126): Node "n_t_72x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_67x_m~9|[0]" Warning (332126): Node "n_t_67x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_66x_m~9|[0]" Warning (332126): Node "n_t_66x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_71x_m~9|[0]" Warning (332126): Node "n_t_71x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_70x_m~9|[0]" Warning (332126): Node "n_t_70x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_69x_m~9|[0]" Warning (332126): Node "n_t_69x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "n_t_68x_m~9|[0]" Warning (332126): Node "n_t_68x_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "strob_l_m~9|[0]" Warning (332126): Node "strob_l_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "inh_l_m~9|[0]" Warning (332126): Node "inh_l_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "inth~10|[1]" Warning (332126): Node "inth~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "read~10|[3]" Warning (332126): Node "read~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "wrt_l~10|[3]" Warning (332126): Node "wrt_l~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "sorc_l~10|[3]" Warning (332126): Node "sorc_l~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ret_l~10|[3]" Warning (332126): Node "ret_l~10|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "inth_m~13|[0]" Warning (332126): Node "inth_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf1~9|[2]" Warning (332126): Node "bf1~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf0~9|[2]" Warning (332126): Node "bf0~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf2~9|[2]" Warning (332126): Node "bf2~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "read_m~13|[0]" Warning (332126): Node "read_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "wrt_l_m~13|[1]" Warning (332126): Node "wrt_l_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "sorc_l_m~13|[1]" Warning (332126): Node "sorc_l_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ret_l_m~13|[1]" Warning (332126): Node "ret_l_m~13|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf1_m~9|[1]" Warning (332126): Node "bf1_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf0_m~9|[1]" Warning (332126): Node "bf0_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "bf2_m~9|[1]" Warning (332126): Node "bf2_m~9|dataout" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df2~13|dataout" Warning (332126): Node "df2~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df2_m~10|dataout" Warning (332126): Node "df2_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if2~13|dataout" Warning (332126): Node "if2~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if2_m~10|dataout" Warning (332126): Node "if2_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib2~10|dataout" Warning (332126): Node "ib2~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib2_m~10|dataout" Warning (332126): Node "ib2_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df1~13|dataout" Warning (332126): Node "df1~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df1_m~10|dataout" Warning (332126): Node "df1_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if1~13|dataout" Warning (332126): Node "if1~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if1_m~10|dataout" Warning (332126): Node "if1_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib1~10|dataout" Warning (332126): Node "ib1~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib1_m~10|dataout" Warning (332126): Node "ib1_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df0~13|dataout" Warning (332126): Node "df0~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "df0_m~10|dataout" Warning (332126): Node "df0_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if0~13|dataout" Warning (332126): Node "if0~13|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "if0_m~10|dataout" Warning (332126): Node "if0_m~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib0~10|dataout" Warning (332126): Node "ib0~10|[1]" Warning (332125): Found combinational loop of 2 nodes Warning (332126): Node "ib0_m~10|dataout" Warning (332126): Node "ib0_m~10|[1]" Info: Found TIMEQUEST_REPORT_SCRIPT_INCLUDE_DEFAULT_ANALYSIS = ON Critical Warning (332148): Timing requirements not met Info (332146): Worst-case setup slack is -57.000 Info (332119): Slack End Point TNS Clock Info (332119): ========= ============= ===================== Info (332119): -57.000 -288.000 key_clr_l Info (332146): Worst-case hold slack is -3.000 Info (332119): Slack End Point TNS Clock Info (332119): ========= ============= ===================== Info (332119): -3.000 -18.000 key_clr_l Info (332140): No Recovery paths to report Info (332140): No Removal paths to report Info (332146): Worst-case minimum pulse width slack is -5.500 Info (332119): Slack End Point TNS Clock Info (332119): ========= ============= ===================== Info (332119): -5.500 -66.000 key_clr_l Info (332001): The selected device family is not supported by the report_metastability command. Info (332102): Design is not fully constrained for setup requirements Info (332102): Design is not fully constrained for hold requirements Info: Quartus II 64-Bit TimeQuest Timing Analyzer was successful. 0 errors, 255 warnings Info: Peak virtual memory: 4533 megabytes Info: Processing ended: Wed Mar 29 20:23:27 2023 Info: Elapsed time: 00:00:01 Info: Total CPU time (on all processors): 00:00:00