-- Copyright (C) 1991-2013 Altera Corporation -- Your use of Altera Corporation's design tools, logic functions -- and other software and tools, and its AMPP partner logic -- functions, and any output files from any of the foregoing -- (including device programming or simulation files), and any -- associated documentation or information are expressly subject -- to the terms and conditions of the Altera Program License -- Subscription Agreement, Altera MegaCore Function License -- Agreement, or other applicable license agreement, including, -- without limitation, that your use is for the sole purpose of -- programming logic devices manufactured by Altera and sold by -- Altera or its authorized distributors. Please refer to the -- applicable agreement for further details. -- -- This is a Quartus II output file. It is for reporting purposes only, and is -- not intended for use as a Quartus II input file. This file cannot be used -- to make Quartus II pin assignments - for instructions on how to make pin -- assignments, please see Quartus II help. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- NC : No Connect. This pin has no internal connection to the device. -- DNU : Do Not Use. This pin MUST NOT be connected. -- VCC : Dedicated power pin, which MUST be connected to VCC. -- VCCIO : Dedicated power pin, which MUST be connected to VCC -- of its bank. -- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND. -- It can also be used to report unused dedicated pins. The connection -- on the board for unused dedicated pins depends on whether this will -- be used in a future design. One example is device migration. When -- using device migration, refer to the device pin-tables. If it is a -- GND pin in the pin table or if it will not be used in a future design -- for another purpose the it MUST be connected to GND. If it is an unused -- dedicated pin, then it can be connected to a valid signal on the board -- (low, high, or toggling) if that signal is required for a different -- revision of the design. -- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins. -- This pin should be connected to GND. It may also be connected to a -- valid signal on the board (low, high, or toggling) if that signal -- is required for a different revision of the design. -- GND* : Unused I/O pin. Connect each pin marked GND* directly to GND -- or leave it unconnected. -- RESERVED : Unused I/O pin, which MUST be left unconnected. -- RESERVED_INPUT : Pin is tri-stated and should be connected to the board. -- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor. -- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry. -- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high. -- NON_MIGRATABLE: This pin cannot be migrated. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- Pin directions (input, output or bidir) are based on device operating in user mode. --------------------------------------------------------------------------------- Quartus II 64-Bit Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition CHIP "M8340" ASSIGNED TO AN: EPM7128SQC100-15 Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment ------------------------------------------------------------------------------------------------------------- data9 : 1 : bidir : TTL : : : Y data8 : 2 : bidir : TTL : : : Y md11 : 3 : input : TTL : : : Y md10 : 4 : input : TTL : : : Y VCCIO : 5 : power : : 5.0V : : TDI : 6 : input : TTL : : : N e : 7 : input : TTL : : : Y md9 : 8 : input : TTL : : : Y defer : 9 : input : TTL : : : Y md8 : 10 : input : TTL : : : Y fetch : 11 : input : TTL : : : Y RESERVED : 12 : : : : : GND : 13 : gnd : : : : init : 14 : input : TTL : : : Y ts3 : 15 : input : TTL : : : Y tp4 : 16 : input : TTL : : : Y TMS : 17 : input : TTL : : : N tp3 : 18 : input : TTL : : : Y tp2 : 19 : input : TTL : : : Y VCCIO : 20 : power : : 5.0V : : RESERVED : 21 : : : : : c0 : 22 : output : TTL : : : Y tp1 : 23 : input : TTL : : : Y data7 : 24 : bidir : TTL : : : Y int_in_prog : 25 : input : TTL : : : Y md7 : 26 : input : TTL : : : Y md6 : 27 : input : TTL : : : Y GND : 28 : gnd : : : : RESERVED : 29 : : : : : md5 : 30 : input : TTL : : : Y md4 : 31 : input : TTL : : : Y ma_ms_lc : 32 : input : TTL : : : Y md3 : 33 : input : TTL : : : Y md2 : 34 : input : TTL : : : Y md1 : 35 : input : TTL : : : Y VCCIO : 36 : power : : 5.0V : : RESERVED : 37 : : : : : md0 : 38 : input : TTL : : : Y adlk_dis_low : 39 : output : TTL : : : Y GND : 40 : gnd : : : : VCCINT : 41 : power : : 5.0V : : RESERVED : 42 : : : : : fe_set : 43 : output : TTL : : : Y fd_set : 44 : output : TTL : : : Y GND : 45 : gnd : : : : sc_0_low : 46 : output : TTL : : : Y RESERVED : 47 : : : : : eir2 : 48 : bidir : TTL : : : Y RESERVED : 49 : : : : : eir3 : 50 : bidir : TTL : : : Y RESERVED : 51 : : : : : next_loc : 52 : output : TTL : : : Y VCCIO : 53 : power : : 5.0V : : RESERVED : 54 : : : : : div_12_l : 55 : bidir : TTL : : : Y rom_24_l : 56 : output : TTL : : : Y rom_13_l : 57 : output : TTL : : : Y incr_sc : 58 : input : TTL : : : Y rom_22_l : 59 : output : TTL : : : Y RESERVED : 60 : : : : : GND : 61 : gnd : : : : RESERVED : 62 : : : : : dad_or_dst : 63 : bidir : TTL : : : Y TCK : 64 : input : TTL : : : N tp2_d : 65 : input : TTL : : : Y RESERVED : 66 : : : : : rom_15_l : 67 : output : TTL : : : Y VCCIO : 68 : power : : 5.0V : : dad_or_dst_low : 69 : bidir : TTL : : : Y rom_11_l : 70 : output : TTL : : : Y RESERVED : 71 : : : : : rom_17_l : 72 : output : TTL : : : Y last_step_l : 73 : output : TTL : : : Y rom_12_l : 74 : bidir : TTL : : : Y TDO : 75 : output : TTL : : : N GND : 76 : gnd : : : : rom_14_l : 77 : bidir : TTL : : : Y modeb : 78 : bidir : TTL : : : Y RESERVED : 79 : : : : : RESERVED : 80 : : : : : RESERVED : 81 : : : : : RESERVED : 82 : : : : : RESERVED : 83 : : : : : VCCIO : 84 : power : : 5.0V : : RESERVED : 85 : : : : : RESERVED : 86 : : : : : RESERVED : 87 : : : : : GND : 88 : gnd : : : : GND+ : 89 : : : : : GND+ : 90 : : : : : GND+ : 91 : : : : : GND+ : 92 : : : : : VCCINT : 93 : power : : 5.0V : : RESERVED : 94 : : : : : RESERVED : 95 : : : : : RESERVED : 96 : : : : : GND : 97 : gnd : : : : RESERVED : 98 : : : : : data11 : 99 : bidir : TTL : : : Y data10 : 100 : bidir : TTL : : : Y