-- Copyright (C) 1991-2013 Altera Corporation -- Your use of Altera Corporation's design tools, logic functions -- and other software and tools, and its AMPP partner logic -- functions, and any output files from any of the foregoing -- (including device programming or simulation files), and any -- associated documentation or information are expressly subject -- to the terms and conditions of the Altera Program License -- Subscription Agreement, Altera MegaCore Function License -- Agreement, or other applicable license agreement, including, -- without limitation, that your use is for the sole purpose of -- programming logic devices manufactured by Altera and sold by -- Altera or its authorized distributors. Please refer to the -- applicable agreement for further details. -- -- This is a Quartus II output file. It is for reporting purposes only, and is -- not intended for use as a Quartus II input file. This file cannot be used -- to make Quartus II pin assignments - for instructions on how to make pin -- assignments, please see Quartus II help. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- NC : No Connect. This pin has no internal connection to the device. -- DNU : Do Not Use. This pin MUST NOT be connected. -- VCC : Dedicated power pin, which MUST be connected to VCC. -- VCCIO : Dedicated power pin, which MUST be connected to VCC -- of its bank. -- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND. -- It can also be used to report unused dedicated pins. The connection -- on the board for unused dedicated pins depends on whether this will -- be used in a future design. One example is device migration. When -- using device migration, refer to the device pin-tables. If it is a -- GND pin in the pin table or if it will not be used in a future design -- for another purpose the it MUST be connected to GND. If it is an unused -- dedicated pin, then it can be connected to a valid signal on the board -- (low, high, or toggling) if that signal is required for a different -- revision of the design. -- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins. -- This pin should be connected to GND. It may also be connected to a -- valid signal on the board (low, high, or toggling) if that signal -- is required for a different revision of the design. -- GND* : Unused I/O pin. Connect each pin marked GND* directly to GND -- or leave it unconnected. -- RESERVED : Unused I/O pin, which MUST be left unconnected. -- RESERVED_INPUT : Pin is tri-stated and should be connected to the board. -- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor. -- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry. -- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high. -- NON_MIGRATABLE: This pin cannot be migrated. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- Pin directions (input, output or bidir) are based on device operating in user mode. --------------------------------------------------------------------------------- Quartus II 64-Bit Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition CHIP "M8650" ASSIGNED TO AN: EPM7128SLC84-15 Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment ------------------------------------------------------------------------------------------------------------- sw1 : 1 : input : TTL : : : Y GND+ : 2 : : : : : VCCINT : 3 : power : : 5.0V : : data08_l : 4 : bidir : TTL : : : Y RESERVED_INPUT : 5 : : : : : md11_l : 6 : input : TTL : : : Y GND : 7 : gnd : : : : RESERVED_INPUT : 8 : : : : : md10_l : 9 : input : TTL : : : Y md09_l : 10 : input : TTL : : : Y RESERVED_INPUT : 11 : : : : : md08_l : 12 : input : TTL : : : Y VCCIO : 13 : power : : 5.0V : : TDI : 14 : input : TTL : : : Y RESERVED_INPUT : 15 : : : : : RESERVED_INPUT : 16 : : : : : RESERVED_INPUT : 17 : : : : : RESERVED_INPUT : 18 : : : : : GND : 19 : gnd : : : : RESERVED_INPUT : 20 : : : : : RESERVED_INPUT : 21 : : : : : skip_l : 22 : bidir : TTL : : : Y TMS : 23 : input : TTL : : : Y initialize : 24 : input : TTL : : : Y int_rqst_l : 25 : output : TTL : : : Y VCCIO : 26 : power : : 5.0V : : RESERVED_INPUT : 27 : : : : : internal_io_l : 28 : output : TTL : : : Y RESERVED_INPUT : 29 : : : : : RESERVED_INPUT : 30 : : : : : tp3 : 31 : input : TTL : : : Y GND : 32 : gnd : : : : c1_l : 33 : output : TTL : : : Y RESERVED_INPUT : 34 : : : : : c0_l : 35 : output : TTL : : : Y io_pause_l : 36 : input : TTL : : : Y tp_ca1 : 37 : output : TTL : : : Y VCCIO : 38 : power : : 5.0V : : power_ok : 39 : input : TTL : : : Y data07_l : 40 : bidir : TTL : : : Y int_enab : 41 : bidir : TTL : : : N GND : 42 : gnd : : : : VCCINT : 43 : power : : 5.0V : : data06_l : 44 : bidir : TTL : : : Y data05_l : 45 : bidir : TTL : : : Y data04_l : 46 : bidir : TTL : : : Y GND : 47 : gnd : : : : RESERVED_INPUT : 48 : : : : : md07_l : 49 : input : TTL : : : Y md06_l : 50 : input : TTL : : : Y md05_l : 51 : input : TTL : : : Y md04_l : 52 : input : TTL : : : Y VCCIO : 53 : power : : 5.0V : : RESERVED_INPUT : 54 : : : : : tp_bb1 : 55 : output : TTL : : : Y tp_ba1 : 56 : output : TTL : : : Y RESERVED_INPUT : 57 : : : : : RESERVED_INPUT : 58 : : : : : GND : 59 : gnd : : : : RESERVED_INPUT : 60 : : : : : md03_l : 61 : input : TTL : : : Y TCK : 62 : input : TTL : : : Y RESERVED_INPUT : 63 : : : : : RESERVED_INPUT : 64 : : : : : RESERVED_INPUT : 65 : : : : : VCCIO : 66 : power : : 5.0V : : RESERVED_INPUT : 67 : : : : : RESERVED_INPUT : 68 : : : : : RESERVED_INPUT : 69 : : : : : RESERVED_INPUT : 70 : : : : : TDO : 71 : output : TTL : : : Y GND : 72 : gnd : : : : tp_ab1 : 73 : output : TTL : : : Y sw3 : 74 : input : TTL : : : Y serial_in : 75 : input : TTL : : : Y serial_out : 76 : output : TTL : : : Y data11_l : 77 : bidir : TTL : : : Y VCCIO : 78 : power : : 5.0V : : RESERVED_INPUT : 79 : : : : : data10_l : 80 : bidir : TTL : : : Y data09_l : 81 : bidir : TTL : : : Y GND : 82 : gnd : : : : bd230400 : 83 : input : TTL : : : Y sw2 : 84 : input : TTL : : : Y