// this file is generated by topld.pl // please don't edit it. // input pins // output pins // internal nodes // code nodes // equations // c1: c_us // c2: c_us // c3: c_us // c4: c_us // c5: cpol_use // c6: c_us // c7: c_us // c8: c_us // c9: c_us // e1: sn74h00 module m500x (n3v3, n_t_12x, n_t_20x, n_t_28x, n_t_36x, n_t_44x, n_t_4x, n_t_52x, n_t_60x, n15v, n1_5v, n_t_10x, n_t_14x, n_t_17x, n_t_18x, n_t_1x, n_t_22x, n_t_25x, n_t_26x, n_t_2x, n_t_30x, n_t_33x, n_t_34x, n_t_38x, n_t_41x, n_t_42x, n_t_46x, n_t_49x, n_t_50x, n_t_54x, n_t_57x, n_t_58x, n_t_62x, n_t_6x, n_t_9x); input n3v3; input n_t_12x; input n_t_20x; input n_t_28x; input n_t_36x; input n_t_44x; input n_t_4x; input n_t_52x; input n_t_60x; output n15v; output n1_5v; output n_t_10x; output n_t_14x; inout n_t_17x; output n_t_18x; inout n_t_1x; output n_t_22x; inout n_t_25x; output n_t_26x; output n_t_2x; output n_t_30x; inout n_t_33x; output n_t_34x; output n_t_38x; inout n_t_41x; output n_t_42x; output n_t_46x; inout n_t_49x; output n_t_50x; output n_t_54x; inout n_t_57x; output n_t_58x; output n_t_62x; output n_t_6x; inout n_t_9x; assign n_t_9x = ~(n_t_12x & n3v3); assign n_t_10x = ~(n_t_9x & n3v3); assign n_t_2x = ~(n3v3 & n_t_1x); assign n_t_1x = ~(n3v3 & n_t_4x); // e2: sn74h00 assign n_t_25x = ~(n_t_28x & n3v3); assign n_t_26x = ~(n_t_25x & n3v3); assign n_t_18x = ~(n3v3 & n_t_17x); assign n_t_17x = ~(n3v3 & n_t_20x); // e3: sn74h00 assign n_t_41x = ~(n_t_44x & n3v3); assign n_t_42x = ~(n_t_41x & n3v3); assign n_t_34x = ~(n3v3 & n_t_33x); assign n_t_33x = ~(n3v3 & n_t_36x); // e4: sn74h00 assign n_t_57x = ~(n_t_60x & n3v3); assign n_t_58x = ~(n_t_57x & n3v3); assign n_t_50x = ~(n3v3 & n_t_49x); assign n_t_49x = ~(n3v3 & n_t_52x); // open collector 'wire-or's endmodule